ZHCSJ15C November 2018 – March 2025 ADC12DJ3200QML-SP
PRODUCTION DATA
ADC12DJ3200QML-SP 是一款射频采样千兆采样模数转换器 (ADC),可对从直流到 10GHz 以上的输入频率进行直接采样。在双通道模式下,ADC12DJ3200QML-SP 的采样率高达 3200MSPS,在单通道模式下的采样率高达 6400MSPS。通道数(双通道模式)和奎斯特带宽(单通道模式)的可编程交换功能可用于开发灵活的硬件,以满足高通道数或宽瞬时信号带宽应用的需求。7GHz 的全功率输入带宽 (–3dB),可用频率在双通道和单通道模式下均超过 –3dB,可对频率捷变系统的 L、S、C 和 X 带进行直接射频采样。
ADC12DJ3200QML-SP 使用具有多达 16 个串行通道的高速 JESD204B 输出接口。串行输出通道最高支持 12.8Gbps,并且可进行配置,对位速率和通道数进行权衡。JESD204B 块支持子类 1 方法,可使用 SYSREF 实现确定性延迟和多器件同步。无噪声孔径延迟 (tAD) 调整和 SYSREF 窗口等大量创新的同步特性可简化多通道系统的系统设计。孔径延迟调整可用于简化 SYSREF 采集,在多个 ADC 之间对齐采样实例或对前端跟踪和保持 (T&H) 放大器输出的理想位置进行采样。SYSREF 窗口化提供了一种简单的方法,可测量 SYSREF 相对于器件时钟的无效时序区域,然后选择理想采样位置。双边沿采样 (DES) 在单通道模式下实现,可降低应用于 ADC 的最大时钟速率,从而支持各种时钟源,并放宽 SYSREF 采集的建立和保持时序。
可选数字下变频器 (DDC) 采用双通道模式。DDC 块提供一系列抽取设置,使器件能够在超宽带、宽带和较窄带接收系统中工作。抽取可减少将数据传输到逻辑器件所需的接口速率或通道数。此外,对于多频带接收应用或为了支持冗余逻辑器件,可以将来自单个 ADC 通道(在双通道模式下)的数据发送到单独的 DDC 块。
ADC12DJ3200QML-SP 针对增益、偏移电压和静态线性误差提供了前台和后台校准选项。前台校准在系统启动时运行,或在 ADC 离线且不向逻辑器件发送数据的指定时间运行。后台校准允许 ADC 在后台校准内核的同时持续运行,因此系统不会出现停机情况。校准例程还用于匹配子 ADC 内核之间的增益和偏移,以更大限度地减少时间交错产生的杂散伪影。
ADC12DJ3200QML-SP 具有 120MeV-cm2/mg 的单粒子闩锁容差和 300krad (Si) 的总电离剂量,适用于辐射敏感型应用。串行编程接口和编程寄存器可防止辐射翻转,而其他关键电路则由警报监控,以便快速检测翻转。