ZHCSJ15C November   2018  – March 2025 ADC12DJ3200QML-SP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性:直流规格
    6. 5.6  电气特性:功耗
    7. 5.7  电气特性:交流规格(双通道模式)
    8. 5.8  电气特性:交流规格(单通道模式)
    9. 5.9  时序要求
    10. 5.10 开关特性
    11. 5.11 时序图
    12. 5.12 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 模拟输入
        1. 6.3.1.1 模拟输入保护
        2. 6.3.1.2 满量程电压 (VFS) 调整
        3. 6.3.1.3 模拟输入失调电压调整
      2. 6.3.2 ADC 内核
        1. 6.3.2.1 ADC 工作原理
        2. 6.3.2.2 ADC 内核校准
        3. 6.3.2.3 ADC 超范围检测
        4. 6.3.2.4 误码率 (CER)
      3. 6.3.3 时间戳
      4. 6.3.4 时钟
        1. 6.3.4.1 无噪声孔径延迟调节(tAD 调节)
        2. 6.3.4.2 孔径延迟斜坡控制 (TAD_RAMP)
        3. 6.3.4.3 用于多器件同步和确定性延迟的 SYSREF 采集
          1. 6.3.4.3.1 SYSREF 位置检测器和采样位置选择(SYSREF 窗口)
          2. 6.3.4.3.2 自动 SYSREF 校准
      5. 6.3.5 数字下变频器(仅限双通道模式)
        1. 6.3.5.1 数控振荡器和复频混频器
          1. 6.3.5.1.1 NCO 快速跳频 (FFH)
          2. 6.3.5.1.2 NCO 选择
          3. 6.3.5.1.3 基本 NCO 频率设置模式
          4. 6.3.5.1.4 合理 NCO 频率设置模式
          5. 6.3.5.1.5 NCO 相位偏移设置
          6. 6.3.5.1.6 NCO 相位同步
        2. 6.3.5.2 抽取滤波器
        3. 6.3.5.3 输出数据格式
        4. 6.3.5.4 抽取设置
          1. 6.3.5.4.1 抽取因子
          2. 6.3.5.4.2 DDC 增益提升
      6. 6.3.6 JESD204B 接口
        1. 6.3.6.1 传输层
        2. 6.3.6.2 扰频器
        3. 6.3.6.3 链路层
          1. 6.3.6.3.1 代码组同步 (CGS)
          2. 6.3.6.3.2 初始通道对齐序列 (ILAS)
          3. 6.3.6.3.3 8b、10b 编码
          4. 6.3.6.3.4 帧和多帧监控
        4. 6.3.6.4 物理层
          1. 6.3.6.4.1 串行器/解串器预加重功能
        5. 6.3.6.5 JESD204B 启用
        6. 6.3.6.6 多器件同步和确定性延迟
        7. 6.3.6.7 在子类 0 系统中运行
      7. 6.3.7 报警监控
        1. 6.3.7.1 NCO 翻转检测
        2. 6.3.7.2 时钟翻转检测
      8. 6.3.8 温度监测二极管
      9. 6.3.9 模拟基准电压
    4. 6.4 器件功能模式
      1. 6.4.1 双通道模式
      2. 6.4.2 单通道模式(DES 模式)
      3. 6.4.3 JESD204B 模式
        1. 6.4.3.1 JESD204B 输出数据格式
        2. 6.4.3.2 双 DDC 和冗余数据模式
      4. 6.4.4 断电模式
      5. 6.4.5 测试模式
        1. 6.4.5.1 串行器测试模式详细信息
        2. 6.4.5.2 PRBS 测试模式
        3. 6.4.5.3 斜坡测试模式
        4. 6.4.5.4 近程和远程传输测试模式
          1. 6.4.5.4.1 近程传输测试模式
          2. 6.4.5.4.2 远程传输测试模式
        5. 6.4.5.5 D21.5 测试模式
        6. 6.4.5.6 K28.5 测试模式
        7. 6.4.5.7 重复 ILA 测试模式
        8. 6.4.5.8 修改的 RPAT 测试模式
      6. 6.4.6 校准模式和修整
        1. 6.4.6.1 前台校准模式
        2. 6.4.6.2 后台校准模式
        3. 6.4.6.3 低功耗后台校准 (LPBG) 模式
      7. 6.4.7 偏移校准
      8. 6.4.8 修整
      9. 6.4.9 偏移滤波
    5. 6.5 编程
      1. 6.5.1 使用串行接口
        1. 6.5.1.1 SCS
        2. 6.5.1.2 SCLK
        3. 6.5.1.3 SDI
        4. 6.5.1.4 SDO
        5. 6.5.1.5 流模式
    6. 6.6 寄存器映射
      1. 6.6.1 寄存器说明
      2. 6.6.2 SYSREF 校准寄存器(0x2B0 至 0x2BF)
      3. 6.6.3 警报寄存器 (0x2C0至0x2C2)
  8. 应用信息免责声明
    1. 7.1 应用信息
      1. 7.1.1 模拟输入
      2. 7.1.2 模拟输入带宽
      3. 7.1.3 时钟
      4. 7.1.4 辐射环境建议
        1. 7.1.4.1 单粒子闩锁 (SEL)
        2. 7.1.4.2 单粒子功能中断 (SEFI)
        3. 7.1.4.3 单粒子翻转 (SEU)
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
        1. 7.2.2.1 射频输入信号路径
        2. 7.2.2.2 计算交流耦合电容的值
      3. 7.2.3 应用曲线
    3. 7.3 初始化设置
    4.     电源相关建议
      1. 7.4.1 电源时序
    5. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 开发支持
    2. 8.2 文档支持
      1. 8.2.1 相关文档
    3. 8.3 第三方产品免责声明
    4. 8.4 接收文档更新通知
    5. 8.5 支持资源
    6. 8.6 商标
    7. 8.7 静电放电警告
    8. 8.8 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • NWE|196
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气特性:交流规格(单通道模式)

TA = 25°C,VA19 = 1.9V,VA11 = 1.1V,VD11 = 1.1V,默认满量程电压 (FS_RANGE_A = FS_RANGE_B = 0xA000),应用至 INA± 的输入信号,fIN = 347 MHz,AIN = –1dBFS,fCLK = 最大额定时钟频率,滤波 1-VPP 正弦波时钟,JMODE = 1,以及后台校准(除非另外指明);最小值和最大值在建议运行条件 表中提供的标称电源电压和工作温度范围内
参数测试条件子组(1)最小值典型值最大值单位
FPBW全功率输入带宽
(–3 dB)(2)
前台校准7.1GHz
后台校准7.1
CER误码率不包括串行器/解串器误码率 (BER)10-18错误/样本
噪声DC直流输入噪声标准偏差无输入、前台校准、不包括直流偏移,包括固定交错杂散(fS /2 和 fS / 4 杂散)2.8LSB
NSD噪声频谱密度,无输入信号,不包括固定交错杂散(fS /2 和 fS / 4 杂散)最大满量程电压设置 (FS_RANGE_A = 0xFFFF),前台校准-152.4dBFS/Hz
默认满量程电压设置 (FS_RANGE_A = 0xA000),前台校准-150.0
NF噪声系数,无输入,ZS = 100Ω最大满量程电压设置 (FS_RANGE_A = 0xFFFF),前台校准20.6dB
默认满量程电压设置 (FS_RANGE_A = 0xA000),前台校准23.1
SNR信噪比,大信号,不包括直流、HD2 至 HD9 和交错杂散fIN = 347 MHz,AIN = –1 dBFS55.8dBFS
FIN = 347 MHz,AIN =–1dBFS,最大 FS_RANGE_A 设置,前台校准57.1
fIN = 997 MHz,AIN = –1 dBFS55.5
fIN = 2482 MHz,AIN = –1 dBFS[4、5、6]51.054.9
FIN = 2482 MHz,AIN =–1dBFS,最大 FS_RANGE_A 设置,前台校准56.1
fIN = 4997 MHz,AIN = –1 dBFS53.1
fIN = 6397 MHz,AIN = –1 dBFS51.9
fIN = 8197 MHz,AIN = –1 dBFS50.6
SNR信噪比,小信号,不包括直流、HD2 至 HD9 和交错杂散fIN = 347 MHz,AIN = –16 dBFS56.5dBFS
fIN = 997 MHz,AIN = –16 dBFS56.6
fIN = 2482 MHz,AIN = –16 dBFS56.5
fIN = 4997 MHz,AIN = –16 dBFS56.5
fIN = 6397 MHz,AIN = –16 dBFS56.5
fIN = 8197 MHz,AIN = –16 dBFS56.2
SINAD信噪比和失真比,大信号,不包括直流和 fS / 2 固定杂散fIN = 347 MHz,AIN = –1 dBFS54.6dBFS
fIN = 997 MHz,AIN = –1 dBFS53.6
fIN = 2482 MHz,AIN = –1 dBFS[4、5、6]43.951.3
fIN = 4997 MHz,AIN = –1 dBFS50.8
fIN = 6397 MHz,AIN = –1 dBFS49.6
fIN = 8197 MHz,AIN = –1 dBFS47.2
ENOB有效位数,大信号,不包括直流和 fS / 2 固定杂散fIN = 347 MHz,AIN = –1 dBFS8.8
fIN = 997 MHz,AIN = –1 dBFS8.6
fIN = 2482 MHz,AIN = –1 dBFS[4、5、6]7.08.2
fIN = 4997 MHz,AIN = –1 dBFS8.1
fIN = 6397 MHz,AIN = –1 dBFS7.9
fIN = 8197 MHz,AIN = –1 dBFS7.5
SFDR无杂散动态范围,大信号,不包括直流,fS / 4 和 fS / 2 固定杂散fIN = 347 MHz,AIN = –1 dBFS66dBFS
FIN = 347 MHz,AIN =–1dBFS,最大 FS_RANGE_A 设置,前台校准67
fIN = 997 MHz,AIN = –1 dBFS60
fIN = 2482 MHz,AIN = –1 dBFS[4、5、6]4556
FIN = 2482 MHz,AIN =–1dBFS,最大 FS_RANGE_A 设置,前台校准52
fIN = 4997 MHz,AIN = –1 dBFS58
fIN = 6397 MHz,AIN = –1 dBFS57
fIN = 8197 MHz,AIN = –1 dBFS52
SFDR无杂散动态范围,小信号,不包括直流 fS / 4 和 fS / 2 固定杂散fIN = 347 MHz,AIN = –16 dBFS70dBFS
fIN = 997 MHz,AIN = –16 dBFS66
fIN = 2482 MHz,AIN = –16 dBFS66
fIN = 4997 MHz,AIN = –16 dBFS67
fIN = 6397 MHz,AIN = –16 dBFS68
fIN = 8197 MHz,AIN = –16 dBFS65
fS / 2fS / 2 固定交错杂散,与输入信号无关无输入,OS_CAL 禁用,可以通过运行 OS_CAL 来改善杂散-64dBFS
fS / 4fS / 4 固定交错杂散,与输入信号无关无输入[4、5、6]-70-50dBFS
HD2二阶谐波失真fIN = 347 MHz,AIN = –1 dBFS-72dBFS
FIN = 347 MHz,AIN =–1dBFS,最大 FS_RANGE_A 设置,前台校准-69
fIN = 997 MHz,AIN = –1 dBFS-70
fIN = 2482 MHz,AIN = –1 dBFS[4、5、6]-71-58
FIN = 2482 MHz,AIN =–1dBFS,最大 FS_RANGE_A 设置,前台校准-73
fIN = 4997 MHz,AIN = –1 dBFS-66
fIN = 6397 MHz,AIN = –1 dBFS-65
fIN = 8197 MHz,AIN = –1 dBFS-67
HD3三阶谐波失真fIN = 347 MHz,AIN = –1 dBFS-71dBFS
FIN = 347 MHz,AIN =–1dBFS,最大 FS_RANGE_A 设置,前台校准-67
fIN = 997 MHz,AIN = –1 dBFS-70
fIN = 2482 MHz,AIN = –1 dBFS[4、5、6]-67-58
FIN = 2482 MHz,AIN =–1dBFS,最大 FS_RANGE_A 设置,前台校准-62
fIN = 4997 MHz,AIN = –1 dBFS-61
fIN = 6397 MHz,AIN = –1 dBFS-59
fIN = 8197 MHz,AIN = –1 dBFS-56
fS / 2-fINfS / 2 – fIN 交错杂散,取决于信号fIN = 347 MHz,AIN = –1 dBFS-68dBFS
fIN = 997 MHz,AIN = –1 dBFS-63
fIN = 2482 MHz,AIN = –1 dBFS[4、5、6]-56-45
fIN = 4997 MHz,AIN = –1 dBFS-58
fIN = 6397 MHz,AIN = –1 dBFS-57
fIN = 8197 MHz,AIN = –1 dBFS-56
fS / 4±fINfS / 4 ± fIN 交错杂散,取决于信号fIN = 347 MHz,AIN = –1 dBFS-76dBFS
fIN = 997 MHz,AIN = –1 dBFS-74
fIN = 2482 MHz,AIN = –1 dBFS[4、5、6]-75-58
fIN = 4997 MHz,AIN = –1 dBFS-73
fIN = 6397 MHz,AIN = –1 dBFS-69
fIN = 8197 MHz,AIN = –1 dBFS-70
SPUR最差谐波 4 阶失真或更高fIN = 347 MHz,AIN = –1 dBFS-74dBFS
fIN = 997 MHz,AIN = –1 dBFS-75
fIN = 2482 MHz,AIN = –1 dBFS[4、5、6]-74-60
fIN = 4997 MHz,AIN = –1 dBFS-70
fIN = 6397 MHz,AIN = –1 dBFS-70
fIN = 8197 MHz,AIN = –1 dBFS-66
IMD3三阶互调失真fIN = 347 MHz ± 5 MHz,
AIN = –7 dBFS/单音
-89dBFS
fIN = 997 MHz ± 5 MHz,
AIN = –7 dBFS/单音
-79
fIN = 2482 MHz ± 5 MHz,
AIN = –7 dBFS/单音
-73
fIN = 4997 MHz ± 5 MHz,
AIN = –7 dBFS/单音
-65
fIN = 6397 MHz ± 5 MHz,
AIN = –7 dBFS/单音
-61
fIN = 8197 MHz ± 5 MHz,
AIN = –7 dBFS/单音
-54
有关子组定义,请参阅表 5-1
全功率输入带宽 (FPBW) 定义为输入频率,在该频率下,ADC 的重构输出在低输入频率时下降至满量程输入信号的功耗以下 3dB。可用带宽可能超过 -3dB,全功率输入带宽。