ZHCUB31E november   2013  – june 2023

 

  1.   1
  2.   高速数据转换器专业版 GUI
  3.   商标
  4. 引言
  5. 软件启动
    1. 2.1 安装说明
    2. 2.2 USB 接口和驱动程序
    3. 2.3 器件 ini 文件
  6. 用户界面
    1. 3.1 工具栏
      1. 3.1.1 文件选项
        1. 3.1.1.1 用户配置文件
        2. 3.1.1.2 调整窗口大小
      2. 3.1.2 仪器选项
        1. 3.1.2.1 TSW14J56 和高速数据转换器 (HSDC) 专业版眼图质量分析
        2. 3.1.2.2 IO 延迟
        3. 3.1.2.3 JESD204B 错误注入
        4. 3.1.2.4 FPGA 寄存器写入/读取
      3. 3.1.3 数据采集选项
        1. 3.1.3.1 采集选项
        2. 3.1.3.2 触发选项
        3. 3.1.3.3 使用多个 TSW14xxx 和 ADC EVM 通过触发选项进行同步采集
          1. 3.1.3.3.1 硬件设置
          2. 3.1.3.3.2 设置从板
          3. 3.1.3.3.3 设置主板
          4. 3.1.3.3.4 向从板读取采集的存储器内容
      4. 3.1.4 测试选项
        1. 3.1.4.1  陷波频率频段
        2. 3.1.4.2  双通道显示和光标锁定
        3. 3.1.4.3  分析窗口标记
        4. 3.1.4.4  X 刻度为时间
        5. 3.1.4.5  Y 刻度为电压
        6. 3.1.4.6  其他频率选项
        7. 3.1.4.7  NSD 标记
        8. 3.1.4.8  相位图
        9. 3.1.4.9  以度为单位显示相位
        10. 3.1.4.10 直方图
        11. 3.1.4.11 禁用用户弹窗
        12. 3.1.4.12 HSDC 专业版(精简版)
      5. 3.1.5 帮助
    2. 3.2 状态窗口
    3. 3.3 模式选择
    4. 3.4 器件选择
    5. 3.5 跳过配置
    6. 3.6 “Capture”按钮(仅限 ADC 模式)
    7. 3.7 测试选择(仅限 ADC 模式)
      1. 3.7.1 单音 FFT
        1. 3.7.1.1 参数控制
        2. 3.7.1.2 ADC 采集数据显示窗格
        3. 3.7.1.3 FFT 功率频谱
        4. 3.7.1.4 叠加展开波形
        5. 3.7.1.5 单音 FFT 统计数据
      2. 3.7.2 多通道显示
      3. 3.7.3 单位选择
      4. 3.7.4 时域
      5. 3.7.5 双音
      6. 3.7.6 通道功率
    8. 3.8 DAC 显示面板(仅限 DAC 模式)
      1. 3.8.1 “Send”按钮(仅限 DAC 模式)
      2. 3.8.2 “Load File to Transfer into TSW14xxx”按钮
      3. 3.8.3 参数控制
    9. 3.9 I/Q 多音发生器
  7. ADC 数据采集软件操作
    1. 4.1 使用 ADS5281 EVM 测试 TSW1400 EVM
    2. 4.2 使用 ADS62P49EVM(CMOS 接口)测试 TSW1400EVM
  8. TSW1400 图形发生器运行情况
    1. 5.1 使用 DAC3152 EVM 测试 TSW1400 EVM
    2. 5.2 加载 DAC 固件
    3. 5.3 配置 TSW1400 以生成图形
    4. 5.4 使用 DAC5688EVM(CMOS 接口)测试 TSW1400 EVM
  9. TSW14J58 功能说明
    1. 6.1 使用 ADC12DJ3200 EVM 测试 TSW14J58 EVM
  10. TSW14J57 功能说明
    1. 7.1 使用 ADC34J45 EVM 测试 TSW14J57 EVM
  11. TSW14J56 功能说明
    1. 8.1 使用 ADC34J45 EVM 测试 TSW14J56 EVM
  12. TSW14J50 功能说明
    1. 9.1 器件选择
  13. 10TSW14J10 功能说明
    1. 10.1 使用 Xilinx 开发平台时的 DAC 和 ADC GUI 配置文件更改
    2. 10.2 DAC38J84EVM GUI 设置示例
  14.   A 高速数据转换器专业版中的信号处理
    1.     A.1 引言
    2.     A.2 根据时域数据计算 FFT
      1.      A.2.1 FFT 窗口校正因子
    3.     A.3 FFT 滤波
    4.     A.4 单音参数
      1.      A.4.1 每个 FFT 窗口的相邻频段数
    5.     A.5 基频功率
      1.      A.5.1 谐波失真
      2.      A.5.2 SNR
      3.      A.5.3 SFDR
      4.      A.5.4 THD
      5.      A.5.5 SINAD
      6.      A.5.6 ENOB
      7.      A.5.7 下一个杂散
    6.     A.6 双音参数
    7.     A.7 计算平均 FFT
    8.     A.8 NSD 计算
  15.   B 历史记录说明
  16.   C 修订历史记录

引言

当与 TSW14xxx EVM 配合使用时,HSDC 专业版 GUI 支持对所有 TI 高速数据转换器 EVM 进行测试。与 ADC EVM 配合使用时,系统会采集高速数据(CMOS、LVDS、JESD204B 串行或 JESD204C 串行),然后存储到存储器组或直接存储在 FPGA 中,具体取决于使用的 TSW14xxx 平台。为了在主机 PC 上获取数据,FPGA 从存储器中读取数据,并在串行外设接口 (SPI) 上发送数据。一个板载高速 USB 转 SPI 转换器会将 FPGA SPI 接口与主机 PC 和 GUI 桥接在一起。

在图形发生器模式下,HSDC 专业版可以为受测的 DAC EVM 生成所需的测试图形或加载现有图形。这些图形通过 USB 接口从主机 PC 发送到 TSW14xxx。FPGA 将接收到的数据存储在内部或存储到电路板存储器中,具体取决于所使用的平台。然后,该数据由 FPGA 读取,并通过对接的连接器发送到 DAC EVM。

HSDC 专业版 GUI 使用一个 DLL 和一组 API,通过 Cypress FX3 USB 3.0 器件从 GUI 与 TSW14J5x 进行通信。这款新一代的 USB 3.0 控制器提供一个可编程的并行接口,这个接口可直接连接到 FPGA 以提供高速数据传输。该接口与 USB 2.0 和 3.0 系统均兼容。通过 USB 3.0 进行数据传输的理论速度限制为 5Gbps,而 USB 2.0 为 480Mbps。但是,由于具有数据包开销和握手延迟,通过 Cypress FX3 器件进行传输的有效吞吐量对于 USB 3.0 系统为 2Gbps,对于 USB 2.0 系统为 320Mbps。传输到 PC 的样本会经过后期处理并存储为二进制文件,因此有效数据传输速率再次降低。使用 3.0 系统时,用户采集 1GB 的数据大约需要 20 秒 (400Mbps)。使用 2.0 系统时,大约需要 45 秒 (177Mbps)。该控制器还用于使用并行编程模式配置板载 FPGA,从而可在不到三秒的时间内完成配置。

对于 TSW1400 EVM,GUI 通过 FTDI FT4232H 器件进行通信。FT4232H 是一款 USB 2.0 高速转 UART IC,能够采用各种行业标准(例如串行或并行接口)进行配置。FT4232H 具有 4 个 UART,其中两个具有独立配置 MPSSE 引擎的选项,这样 FT4232H 就可以作为两个 UART/Bit-Bang 端口以及两个用于模拟 JTAG、SPI、I2C、Bit-Bang 或其他同步串行模式的 MPSSE 引擎运行。

HSDC 专业版软件的主要特性包括:

  • 单音或多音频率测试
  • 连续数据采集
  • 通道功率测量
  • 外部触发能力
  • 主/从工作模式
  • 图形发生器
  • 加载自定义图形
  • 保存和导出采集的数据
  • 频率和时间分析
  • 一个 GUI 支持所有 TSW14xxx 平台

TSW14xxx 系列包含以下 EVM:

  • TSW1400 - TSW1400 EVM 支持所有在数据路径中使用 LVDS 或 CMOS 接口的高速 ADC 和 DAC EVM。
  • TSW14J10 - TSW14J10 EVM 允许用户使用现有 FPGA 供应商开发平台评估 TI JESD204B 高速数据转换器。
  • TSW14J50 - TSW14J50 EVM 支持所有在数据路径中使用 JESD204B 接口的高速 ADC 和 DAC EVM。
  • TSW14J56 - TSW14J56 EVM 支持所有在数据路径中使用 JESD204B 接口的高速 ADC 和 DAC EVM。
  • TSW14J57 - 对于所有在数据路径中使用 JESD204B 接口的高速 ADC 和 DAC EVM,TSW14J57 EVM 支持多达 16 条通道。
  • TSW14J58 - 对于所有在数据路径中使用 JESD204C 接口的高速 ADC 和 DAC EVM,TSW14J58 EVM 支持多达 16 条通道。
  • TSW14DL3200 - TSW14DL3200 EVM 支持多达 48 对高速 LVDS 信号或提供多达 48 对 LVDS 数据。
  • TSW14J59 - TSW14J59 EVM 支持 24Gb DDR4 SDRAM(分为两组,每组 3 个独立的 256 × 16、4GB SDRAM)。

有关 TSW1400EVM 硬件方面的更多信息,请参阅 TSW140x 高速数据采集/图形发生器卡用户指南 (SLWU079)。

有关这四个 EVM 的硬件方面的更多信息,请参阅 TSW14J5x JESD204B/C 高速数据采集和图形发生器卡用户指南。

有关此 EVM 的硬件方面的更多信息,请参阅 TSW14DL3200EVM 高速 LVDS 数据采集/图形发生器卡用户指南。

有关此 EVM 的硬件方面的更多信息,请参阅 TSW14J59EVM JESD204C 数据采集和图形发生器卡用户指南。

此外,用户还可以选择使用 Xilinx FPGA 开发套件来连接 TI 基于 JESD204B 的高速数据转换器 EVM。