LMK04208EVM
具有雙路串接 PLL 和整合 2.9 GHz VCO 的雙輸入、6+1 輸出時鐘抖動清除器
LMK04208EVM
概覽
LMK04208EVM 可評估具測試設備或其他評估電路板的 LMK04208,以驗證特定應用項目的區塊或系統需求。 LMK04208 EVM 預先安裝了 122.88 MHz VCXO,適用於雙迴路運作。 若需不同頻率 VCXO 或特定 VCXO 進行性能評估,可替換該 VCXO。 該電路板可經過改裝,停用 VCXO 並將外部參考時鐘連接至 OSCin 埠,以實現 PLL2 單迴路運作模式。 CLKin1 輸入亦可設定為時鐘分頻/延遲/扇出配置模式來驅動電路板運作。 LMK04208 是一款多功能裝置,而 LMK04208 評估模組可讓您評估 LMK04208 的各種配置方式。
特點
- LMK04208 具備兩組時鐘輸入,可透過 PLL2 提供最多 6 組差動輸出,或經由 PLL1 輸出最多 3 組訊號
- 用於雙迴路測試的板載 122.88 MHz VCXO,可改裝以配合其他裝置或外部時鐘源運作
- 用於控制 EVM 的 USB2ANY
時鐘抖動清除器
開始使用
- 訂購 LMK04208EVM
- 下載並安裝 TICSPRO-SW
- 閱讀 LMK04208EVM 使用指南
- 在 TICSRPRO-SW 上配置暫存器
訂購並開始開發
開發板
LMK04208EVM — Two Input, 6+1 Output, Clock Jitter Cleaner With Dual Cascaded PLLs and Integrated 2.9 GHz VCO
LMK04208EVM — Two Input, 6+1 Output, Clock Jitter Cleaner With Dual Cascaded PLLs and Integrated 2.9 GHz VCO
支援軟體
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
支援產品和硬體
產品
RF PLL 與合成器
振盪器
時脈網路同步器
時鐘抖動清除器
時鐘產生器
時鐘緩衝器
硬體開發
開發板
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
TICS Pro 1.7.7.6 installer binary for Windows operating system
產品
RF PLL 與合成器
振盪器
時脈網路同步器
時鐘抖動清除器
時鐘產生器
時鐘緩衝器
硬體開發
開發板
文件
TICS Pro 1.7.7.6 Software Manifest
TICS Pro 1.7.7.6 Release Notes
版本資訊
Added Features
LMK5Bxxyyy, LMK5Cxxyyy
- Warnings and errors improved, particularly corrective suggestions
- REFx_FREQ=0 automatically disables DPLL reference input selection for that input
- Input validation enabled and disabled by start page settings, including 1PPS
- APLL reference selection moved to Step 5, just before clock output definition
- Quick-set multiple outputs to the same settings on frequency planner
- BAW VCO allows some ppm deviation
- Force SYSREF option on OUT0/1
- Expose DPLLx_LCK_TIMER field
- Match LMK05318B EEPROM page design
- .EPR export option
- EEPROM SRAM programming generation support
- For complete changelist, see release notes
LMK3H0102
- Configuration search tool
- Wizard: voltage selection option
Bug Fixes
- LMK04832-SP, LMK04832-SEP, LMK04714-Q1, LMK04368-EP - PD_FIN0 corrected to FIN0_PD
- LMK3H0102 - Several wizard bugfixes
Known Issues
- LMK5C33216 - When cascading from VCO3 to DPLL input, the divide value must manually be entered into DPLLx_REF5_RDIV as ( VCO3 output frequency / DPLLx TDC frequency )
- LMK05318 - In some cases, it is necessary to press "Calculate Frequency Plan" twice for correct VCO2 frequency. This issue is resolved in LMK05318B GUI.
- Burst mode page looping requires long delays to halt, and halting may crash the GUI. If possible, do not loop in burst mode.
- User Controls page can sometimes become desynchronized from Raw Registers and other pages. Refer to Raw Registers or other pages for correct values. Saving/Loading and Import/Export of register data is unaffected, and register data will still be written to and read from connected devices correctly.
技術文件
=
TI 所選的重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 2
| 重要文件 | 類型 | 標題 | 格式選項 | 下載最新的英文版本 | 日期 | |
|---|---|---|---|---|---|---|
| * | EVM User's guide | LMK04208EVM User's Guide | 2016/9/1 | |||
| 證書 | LMK04208EVM EU Declaration of Conformity (DoC) | 2019/1/2 |