DRA829J-Q1

활성

네트워킹 및 컴퓨팅을 위한 듀얼 Arm® Cortex®-A72, 8포트 이더넷, 4포트 PCIe 및 C7xDSP를 갖춘 SoC

제품 상세 정보

CPU 2 Arm Cortex-A72 Frequency (MHz) 2000 Coprocessors 6 Arm Cortex-R5F Graphics acceleration 1 3D Display type 1 DSI, 1 EDP, 2 DPI Protocols Ethernet PCIe 4 PCIe Gen 3 switch Hardware accelerators Deep learning accelerator, Video decode accelerator, Video encode accelerator Features Networking Operating system Linux, QNX, RTOS Security Cryptographic acceleration, Device attestation & anti-counterfeit, Hardware-enforced isolation, Secure boot, Secure debug, Secure storage, Software IP protection Rating Automotive Power supply solution LP8764-Q1, TPS6594-Q1 Operating temperature range (°C) -40 to 125 Edge AI enabled No
CPU 2 Arm Cortex-A72 Frequency (MHz) 2000 Coprocessors 6 Arm Cortex-R5F Graphics acceleration 1 3D Display type 1 DSI, 1 EDP, 2 DPI Protocols Ethernet PCIe 4 PCIe Gen 3 switch Hardware accelerators Deep learning accelerator, Video decode accelerator, Video encode accelerator Features Networking Operating system Linux, QNX, RTOS Security Cryptographic acceleration, Device attestation & anti-counterfeit, Hardware-enforced isolation, Secure boot, Secure debug, Secure storage, Software IP protection Rating Automotive Power supply solution LP8764-Q1, TPS6594-Q1 Operating temperature range (°C) -40 to 125 Edge AI enabled No
FCBGA (ALF) 827 576 mm² 24 x 24

Processor cores:

  • Dual 64-bit Arm Cortex-A72 microprocessor subsystem at up to 2.0GHz
    • 1MB shared L2 cache per dual-core Arm Cortex-A72 cluster
    • 32KB L1 DCache and 48KB L1 ICache per Cortex-A72 Core
  • Six Arm Cortex-R5F MCUs at up to 1.0GHz
    • 16K I-Cache, 16K D-Cache, 64K L2 TCM
    • Two Arm Cortex-R5F MCUs in isolated MCU subsystem
    • Four Arm Cortex-R5F MCUs in general compute partition
  • Deep-learning Matrix Multiply Accelerator (MMA), up to 8 TOPS (8b) at 1.0 GHz
  • C7x floating point, vector DSP, up to 1.0 GHz, 80 GFLOPS, 256 GOPS
  • Two C66x floating point DSP, up to 1.35 GHz, 40 GFLOPS, 160 GOPS
  • 3D GPU PowerVR Rogue 8XE GE8430, up to 750 MHz, 96 GFLOPS, 6 Gpix/sec

    Memory subsystem:

  • Up to 8MB of on-chip L3 RAM with ECC and coherency
    • ECC error protection
    • Shared coherent cache
    • Supports internal DMA engine
  • External Memory Interface (EMIF) module with ECC
    • Supports LPDDR4 memory types
    • Supports speeds up to 4266 MT/s
    • 32-bit data bus with inline ECC up to 14.9GB/s
  • General-Purpose Memory Controller (GPMC)
  • 512KB on-chip SRAM in MAIN domain, protected by ECC

    Display subsystem:

  • One eDP/DP interface with Multi-Display Support (MST)
    • HDCP1.4/HDCP2.2 high-bandwidth digital content protection
  • One DSI TX (up to 2.5K)
  • Up to two DPI

    Video acceleration:

  • Ultra-HD video, one (3840 × 2160p, 60 fps), or two (3840 × 2160p, 30 fps) H.264/H.265 decode
  • Full-HD video, four (1920 × 1080p, 60 fps), or eight (1920 × 1080p, 30 fps) H.264/H.265 decode
  • Full-HD video, one (1920 × 1080p, 60 fps), or up to three (1920 × 1080p, 30 fps) H.264 encode

    Functional Safety:

  • Functional Safety-Compliant targeted (on select part numbers)
    • Developed for functional safety applications
    • Documentation available to aid ISO 26262/IEC 61508 functional safety system design up to ASIL-D/SIL-3 targeted
    • Systematic capability up to ASIL-D/SC-3 targeted
    • Hardware integrity up to ASIL-D/SIL-3 targeted for MCU Domain
    • Hardware integrity up to ASIL-B/SIL-2 targeted for Main Domain
    • Safety-related certification
      • ISO 26262 certification up to ASIL-D by TÜV SÜD planned
      • IEC 61508 certification up to SIL-3 by TÜV SÜD planned
  • AEC-Q100 qualified on part number variants ending in Q1
  • Device security (on select part numbers):

  • Secure boot with secure run-time support
  • Customer programmable root key, up to RSA-4K or ECC-512
  • Embedded hardware security module
  • Crypto hardware accelerators – PKA with ECC, AES, SHA, RNG, DES and 3DES

    High speed serial interfaces:

  • Two CSI2.0 4L RX plus one CSI2.0 4L TX
  • Integrated Ethernet switch supporting up to 8 external ports
    • All ports support 2.5Gb SGMII
    • All ports support 1Gb SGMII/RGMII
    • All ports support 100Mb RMII
    • Any two ports support QSGMII (using 4 internal ports per QSGMII)
  • Up to four PCI-Express (PCIe) Gen3 controllers
    • Gen1 (2.5GT/s), Gen2 (5.0GT/s), and Gen3 (8.0GT/s) operation with auto-negotiation
    • Up to two lanes per controller
  • Two USB 3.0 dual-role device (DRD) subsystem
    • Two enhanced SuperSpeed Gen1 ports
    • Each port supports Type-C switching
    • Each port independently configurable as USB host, USB peripheral, or USB DRD

    Automotive interfaces:

  • Sixteen Modular Controller Area Network (MCAN) modules with full CAN-FD support

    Audio interfaces:

  • Twelve Multichannel Audio Serial Port (MCASP) modules

    Flash memory interfaces:

  • Embedded MultiMediaCard interface ( eMMC™ 5.1)
  • Universal Flash Storage (UFS 2.1) interface with two lanes
  • Two Secure Digital 3.0/Secure Digital Input Output 3.0 interfaces (SD3.0/SDIO3.0)
  • Two simultaneous flash interfaces configured as
    • One OSPI and one QSPI flash interfaces
    • or one HyperBus™ and one QSPI flash interface

    System-on-Chip (SoC) architecture:

  • 16-nm FinFET technology
  • 24 mm × 24 mm, 0.8-mm pitch, 827-pin FCBGA (ALF), enables IPC class 3 PCB routing

    TPS6594-Q1 Companion Power Management ICs (PMIC):

  • Functional Safety support up to ASIL-D
  • Flexible mapping to support different use cases

Processor cores:

  • Dual 64-bit Arm Cortex-A72 microprocessor subsystem at up to 2.0GHz
    • 1MB shared L2 cache per dual-core Arm Cortex-A72 cluster
    • 32KB L1 DCache and 48KB L1 ICache per Cortex-A72 Core
  • Six Arm Cortex-R5F MCUs at up to 1.0GHz
    • 16K I-Cache, 16K D-Cache, 64K L2 TCM
    • Two Arm Cortex-R5F MCUs in isolated MCU subsystem
    • Four Arm Cortex-R5F MCUs in general compute partition
  • Deep-learning Matrix Multiply Accelerator (MMA), up to 8 TOPS (8b) at 1.0 GHz
  • C7x floating point, vector DSP, up to 1.0 GHz, 80 GFLOPS, 256 GOPS
  • Two C66x floating point DSP, up to 1.35 GHz, 40 GFLOPS, 160 GOPS
  • 3D GPU PowerVR Rogue 8XE GE8430, up to 750 MHz, 96 GFLOPS, 6 Gpix/sec

    Memory subsystem:

  • Up to 8MB of on-chip L3 RAM with ECC and coherency
    • ECC error protection
    • Shared coherent cache
    • Supports internal DMA engine
  • External Memory Interface (EMIF) module with ECC
    • Supports LPDDR4 memory types
    • Supports speeds up to 4266 MT/s
    • 32-bit data bus with inline ECC up to 14.9GB/s
  • General-Purpose Memory Controller (GPMC)
  • 512KB on-chip SRAM in MAIN domain, protected by ECC

    Display subsystem:

  • One eDP/DP interface with Multi-Display Support (MST)
    • HDCP1.4/HDCP2.2 high-bandwidth digital content protection
  • One DSI TX (up to 2.5K)
  • Up to two DPI

    Video acceleration:

  • Ultra-HD video, one (3840 × 2160p, 60 fps), or two (3840 × 2160p, 30 fps) H.264/H.265 decode
  • Full-HD video, four (1920 × 1080p, 60 fps), or eight (1920 × 1080p, 30 fps) H.264/H.265 decode
  • Full-HD video, one (1920 × 1080p, 60 fps), or up to three (1920 × 1080p, 30 fps) H.264 encode

    Functional Safety:

  • Functional Safety-Compliant targeted (on select part numbers)
    • Developed for functional safety applications
    • Documentation available to aid ISO 26262/IEC 61508 functional safety system design up to ASIL-D/SIL-3 targeted
    • Systematic capability up to ASIL-D/SC-3 targeted
    • Hardware integrity up to ASIL-D/SIL-3 targeted for MCU Domain
    • Hardware integrity up to ASIL-B/SIL-2 targeted for Main Domain
    • Safety-related certification
      • ISO 26262 certification up to ASIL-D by TÜV SÜD planned
      • IEC 61508 certification up to SIL-3 by TÜV SÜD planned
  • AEC-Q100 qualified on part number variants ending in Q1
  • Device security (on select part numbers):

  • Secure boot with secure run-time support
  • Customer programmable root key, up to RSA-4K or ECC-512
  • Embedded hardware security module
  • Crypto hardware accelerators – PKA with ECC, AES, SHA, RNG, DES and 3DES

    High speed serial interfaces:

  • Two CSI2.0 4L RX plus one CSI2.0 4L TX
  • Integrated Ethernet switch supporting up to 8 external ports
    • All ports support 2.5Gb SGMII
    • All ports support 1Gb SGMII/RGMII
    • All ports support 100Mb RMII
    • Any two ports support QSGMII (using 4 internal ports per QSGMII)
  • Up to four PCI-Express (PCIe) Gen3 controllers
    • Gen1 (2.5GT/s), Gen2 (5.0GT/s), and Gen3 (8.0GT/s) operation with auto-negotiation
    • Up to two lanes per controller
  • Two USB 3.0 dual-role device (DRD) subsystem
    • Two enhanced SuperSpeed Gen1 ports
    • Each port supports Type-C switching
    • Each port independently configurable as USB host, USB peripheral, or USB DRD

    Automotive interfaces:

  • Sixteen Modular Controller Area Network (MCAN) modules with full CAN-FD support

    Audio interfaces:

  • Twelve Multichannel Audio Serial Port (MCASP) modules

    Flash memory interfaces:

  • Embedded MultiMediaCard interface ( eMMC™ 5.1)
  • Universal Flash Storage (UFS 2.1) interface with two lanes
  • Two Secure Digital 3.0/Secure Digital Input Output 3.0 interfaces (SD3.0/SDIO3.0)
  • Two simultaneous flash interfaces configured as
    • One OSPI and one QSPI flash interfaces
    • or one HyperBus™ and one QSPI flash interface

    System-on-Chip (SoC) architecture:

  • 16-nm FinFET technology
  • 24 mm × 24 mm, 0.8-mm pitch, 827-pin FCBGA (ALF), enables IPC class 3 PCB routing

    TPS6594-Q1 Companion Power Management ICs (PMIC):

  • Functional Safety support up to ASIL-D
  • Flexible mapping to support different use cases

DRA829 processors, based on the Arm®v8 64-bit architecture, provide advanced system integration to enable lower system costs of automotive and industrial applications. The integrated diagnostics and functional safety features are targeted to ASIL-B/C or SIL-2 certification/requirements. The integrated microcontroller (MCU) island eliminates the need for an external system MCU. The device features a Gigabit Ethernet switch and a PCIe hub which enables networking use cases that require heavy data bandwidth. Up to four Arm Cortex-R5F subsystems manage low level, timing critical processing tasks leaving the Arm Cortex-A72’s unencumbered for applications. A dual-core cluster configuration of Arm Cortex-A72 facilitates multi-OS applications with minimal need for a software hypervisor.

DRA829 processors, based on the Arm®v8 64-bit architecture, provide advanced system integration to enable lower system costs of automotive and industrial applications. The integrated diagnostics and functional safety features are targeted to ASIL-B/C or SIL-2 certification/requirements. The integrated microcontroller (MCU) island eliminates the need for an external system MCU. The device features a Gigabit Ethernet switch and a PCIe hub which enables networking use cases that require heavy data bandwidth. Up to four Arm Cortex-R5F subsystems manage low level, timing critical processing tasks leaving the Arm Cortex-A72’s unencumbered for applications. A dual-core cluster configuration of Arm Cortex-A72 facilitates multi-OS applications with minimal need for a software hypervisor.

다운로드 스크립트와 함께 비디오 보기 비디오

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
42개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet DRA829 Processors datasheet (Rev. K) PDF | HTML 2024/04/22
* Errata J721E DRA829/TDA4VM Processors Silicon Revision 2.0/1.1/1.0 (Rev. F) PDF | HTML 2025/02/26
* User guide J721E DRA829/TDA4VM Processors Silicon Revision 2.0, 1.1 Technical Reference Manual (Rev. D) PDF | HTML 2025/01/16
Application note Boot Flow Options on TDA4 Devices PDF | HTML 2026/01/05
Functional safety information J721E, J721S2, J7200, J784S4, and J742S2 TÜV SÜD Letter of Confirmation for Software Component Qualification 2025/10/01
Functional safety information J7200, J721E, J721S2, J722S, J742S2, and J784S4 SDL TÜV SÜD Functional Safety Certificate (Rev. A) 2025/09/25
Functional safety information J721E, J721S2, J7200, J722S, J742S2, J784S4 MCAL TÜV SÜD Functional Safety Certificate (Rev. A) 2025/09/25
Functional safety information DRA829/TDA4VM TÜV SÜD Functional Safety Certificate - Automotive - PG2.0 (Rev. A) 2025/08/28
Functional safety information DRA829/TDA4VM TÜV SÜD Functional Safety Report - Automotive - PG2.0 (Rev. A) 2025/08/28
Functional safety information TÜV SÜD Certificate for Functional Safety Software Development Process (Rev. D) 2025/06/17
White paper Securing Arm-Based Application Processors (Rev. F) PDF | HTML 2025/02/26
Application note Jacinto 7 LPDDR4 Board Design and Layout Guidelines (Rev. F) PDF | HTML 2024/08/05
Application note Debugging GPU Driver Issues on TDA4x and AM6x Devices PDF | HTML 2024/06/20
Application note Jacinto7 AM6x, TDA4x, and DRA8x High-Speed Interface Design Guidelines (Rev. A) PDF | HTML 2024/06/04
Application note MMC SW Tuning Algorithm (Rev. A) PDF | HTML 2024/05/14
Application note Jacinto7 AM6x/TDA4x/DRA8x Schematic Checklist (Rev. B) PDF | HTML 2024/04/04
Application note Jacinto7 HS Device Customer Return Process PDF | HTML 2023/11/16
Application note Using TSN Ethernet Features to Improve Timing in Industrial Ethernet Controllers PDF | HTML 2023/11/15
More literature Jacinto 7 EVM Quick Start Guide for TDA4VM and DRA829V Processors (Rev. A) PDF | HTML 2023/08/09
Application note Understanding TDA4VM or DRA829 Memory for Optimal Performance PDF | HTML 2023/06/14
Application note UART Log Debug System on Jacinto 7 SoC PDF | HTML 2023/01/09
Functional safety information Jacinto Functional Safety Enablers (Rev. A) PDF | HTML 2022/12/12
Product overview Jacinto™ 7 Safety Product Overview PDF | HTML 2022/08/15
Certificate J721E SDL TUV Certification 2022/08/08
Application note Proof of Concept Enablement for Jacinto TDA4VM OpenVx Host on R5F MCU2_0 PDF | HTML 2022/07/25
Application note Dual-TDA4x System Solution PDF | HTML 2022/04/29
Application note SPI Enablement & Validation on TDA4 Family PDF | HTML 2022/04/05
User guide TPS65941213-Q1 and LP876411B4-Q1 PMIC User Guide for J721E, PDN-1A PDF | HTML 2022/02/02
User guide TPS65941212-Q1 and TPS65941111-Q1 PMIC User Guide for J721E, PDN-0B (Rev. B) PDF | HTML 2022/01/31
Technical article How to simplify your embedded edge AI application development PDF | HTML 2022/01/28
Application note Enabling MAC2MAC Feature on Jacinto7 Soc 2022/01/10
More literature Jacinto™ 7 automotive processors 2021/12/14
Application note Jacinto 7 Display Subsystem Overview PDF | HTML 2021/12/10
Application note Jacinto 7 Thermal Management Guide - Software Strategies PDF | HTML 2021/12/10
Application note TDA4 Flashing Techniques PDF | HTML 2021/07/08
Application note Jacinto 7 Camera Capture and Imaging Subsystem PDF | HTML 2021/07/07
Application note J721E DDR Firewall Example PDF | HTML 2021/07/01
White paper Jacinto™ 7 프로세서의 보안 구현 도구 2021/01/04
White paper Jacinto™ 7 프로세서의 MCU 통합으로 차별화 지원 2020/10/22
White paper 차세대 자동차를 위한 진화하는 차량용 게이트웨이 (Rev. B) 2020/10/09
Application note OSPI Tuning Procedure PDF | HTML 2020/07/08
Technical article Making ADAS technology more accessible in vehicles PDF | HTML 2020/01/07

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

J721EXCPXEVM — Jacinto™ 7 프로세서용 공통 프로세서 보드

Jacinto™ 7용 J721EXCP01EVM 공통 프로세서 보드를 사용하면 차량용 및 산업용 시장의 비전 및 분석 및 네트워킹 애플리케이션을 평가할 수 있습니다. 공통 프로세서 보드는 모든 Jacinto 7 프로세서 시스템 온 모듈(별도 판매 또는 번들로 판매)과 호환되며 입/출력, JTAG 및 다양한 확장 카드에 대한 기본 연결을 포함하고 있습니다.

여러 부분으로 구성된 이 평가 플랫폼은 전반적인 평가 비용을 낮추고 개발 속도를 높이고 출시 기간을 단축하도록 설계되었습니다.

EVM은 기본 드라이버, 컴퓨팅 및 비전 커널, 예제 (...)

사용 설명서: PDF | HTML
TI.com에서 구매할 수 없음
평가 보드

J721EXSOMXEVM — TDA4VM 및 DRA829V 소켓형 시스템 온 모듈(SOM)

J721EXSOMXEVM 소켓형 SoM(시스템 온 모듈)을 J721EXPCP01EVM 공통 프로세서 보드와 함께 사용하면 차량용 및 산업용 시장의 비전 분석과 네트워킹 애플리케이션에서 TDA4VM 및 DRA829V 프로세서를 평가할 수 있습니다. 이러한 프로세서는 서라운드 뷰 카메라 및 자동 주차 애플리케이션과 소프트웨어-서비스(SaaS) 모델이 배포된 차량 컴퓨팅 게이트웨이 애플리케이션에서 특히 잘 작동합니다.

TDA4VM 및 DRA829 프로세서에는 강력한 이종 아키텍처가 있습니다. 여기에는 고정 및 부동 소수점 DSP(디지털 (...)

사용 설명서: PDF | HTML
평가 보드

J7EXPCXEVM — 게이트웨이/이더넷 스위치 확장 카드

Expand the capabilities of the J721EXCP01EVM common processor board for evaluating Jacinto 7 processors in vision analytics and networking applications in automotive and industrial markets with our Gateway/Ethernet switch expansion card.

사용 설명서: PDF | HTML
TI.com에서 구매할 수 없음
평가 보드

J7EXPEXEVM — 오디오 및 디스플레이 확장 카드

Expand the capabilities of the J721EXCP01EVM common processor board for evaluating Jacinto 7 processors in vision analytics and networking applications in automotive and industrial markets with our audio and display expansion card.
사용 설명서: PDF | HTML
TI.com에서 구매할 수 없음
디버그 프로브

TMDSEMU560V2STM-U — XDS560v2 시스템 추적 USB 디버그 프로브

XDS560v2는 디버그 프로브의 XDS560™ 제품군 중 최고의 성능을 가진 제품으로, 기존의 JTAG 표준(IEEE1149.1)과 cJTAG(IEEE1149.7)를 모두 지원합니다. SWD(직렬 와이어 디버그)는 지원하지 않습니다.

모든 XDS 디버그 프로브는 ETB(Embedded Trace Buffer)를 특징으로 하는 모든 ARM 및 DSP 프로세서에서 코어 및 시스템 추적을 지원합니다. 핀을 통한 추적의 경우 XDS560v2 PRO TRACE가 필요합니다.

XDS560v2는 MIPI HSPT 60핀 커넥터(TI 14핀, (...)

TI.com에서 구매할 수 없음
디버그 프로브

LB-3P-TRACE32-ARM — Arm® 기반 마이크로컨트롤러 및 프로세서용 Lauterbach TRACE32® 디버그 및 트레이스 시스템

Lauterbach의 TRACE32® 툴은 개발자가 모든 종류의 Arm® 기반 마이크로컨트롤러 및 프로세서를 분석, 최적화 및 인증할 수 있도록 하는 첨단 하드웨어 및 소프트웨어 구성 요소 제품군입니다. 세계적으로 유명한 임베디드 시스템 및 SoC용 디버그 및 트레이스 솔루션은 초기 사전 실리콘 개발부터 현장의 제품 인증 및 문제 해결에 이르기까지 모든 개발 단계를 위한 완벽한 솔루션입니다. Lauterbach 툴의 직관적인 모듈형 설계는 엔지니어에게 현존하는 최고의 성능을 제공하고 요구 사항 변화에 따라 적응하고 성장하는 (...)

발송: Lauterbach GmbH
소프트웨어 개발 키트(SDK)

PROCESSOR-SDK-LINUX-J721E Linux SDK for DRA829 & TDA4VM Jacinto™ Processors

Processor SDK RTOS (PSDK RTOS) can be used together with either Processor SDK Linux (PSDK Linux) or Processor SDK QNX (PSDK QNX) to form a multi-processor software development platform for TDA4VM and DRA829 SoCs within TI’s Jacinto™ platform. The SDK provides a comprehensive (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

다운로드 옵션
소프트웨어 개발 키트(SDK)

PROCESSOR-SDK-LINUX-RT-J721E Linux-RT SDK for DRA829 & TDA4VM Jacinto™ Processors

Processor SDK RTOS (PSDK RTOS) can be used together with either Processor SDK Linux (PSDK Linux) or Processor SDK QNX (PSDK QNX) to form a multi-processor software development platform for TDA4VM and DRA829 SoCs within TI’s Jacinto™ platform. The SDK provides a comprehensive (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

다운로드 옵션
소프트웨어 개발 키트(SDK)

PROCESSOR-SDK-LINUX-SK-TDA4VM Linux SDK for edge AI applications on TDA4VM Jacinto™ processors

Processor SDK RTOS (PSDK RTOS) can be used together with either Processor SDK Linux (PSDK Linux) or Processor SDK QNX (PSDK QNX) to form a multi-processor software development platform for TDA4VM and DRA829 SoCs within TI’s Jacinto™ platform. The SDK provides a comprehensive (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

다운로드 옵션
소프트웨어 개발 키트(SDK)

PROCESSOR-SDK-QNX-J721E QNX SDK for DRA829 & TDA4VM Jacinto™ Processors

Processor SDK RTOS (PSDK RTOS) can be used together with either Processor SDK Linux (PSDK Linux) or Processor SDK QNX (PSDK QNX) to form a multi-processor software development platform for TDA4VM and DRA829 SoCs within TI’s Jacinto™ platform. The SDK provides a comprehensive (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

다운로드 옵션
소프트웨어 개발 키트(SDK)

PROCESSOR-SDK-RTOS-J721E RTOS SDK for DRA829 & TDA4VM Jacinto™ Processors

Processor SDK RTOS (PSDK RTOS) can be used together with either Processor SDK Linux (PSDK Linux) or Processor SDK QNX (PSDK QNX) to form a multi-processor software development platform for TDA4VM and DRA829 SoCs within TI’s Jacinto™ platform. The SDK provides a comprehensive (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

다운로드 옵션
드라이버 또는 라이브러리

WIND-3P-VXWORKS-LINUX-OS — Wind River 프로세서 VxWorks 및 Linux 운영 체제

Wind River is a global leader in delivering software for the Internet of Things (IoT). The company’s technology has been powering the safest, most secure devices in the world since 1981 and today is found in more than 2 billion products. Wind River offers a comprehensive edge-to-cloud product (...)
IDE, 구성, 컴파일러 또는 디버거

CCSTUDIO — Code Composer Studio™ 통합 개발 환경(IDE)

Code Composer Studio는 TI 마이크로컨트롤러 및 프로세서를 위한 IDE(통합 개발 환경)입니다. 이 제품은 임베디드 애플리케이션을 빌드, 디버그, 분석 및 최적화하는 데 사용되는 다양한 툴로 구성되어 있습니다. Code Composer Studio는 Windows®, Linux® 및 macOS® 플랫폼에서 사용할 수 있습니다.

Code Composer Studio는 사용자에게 각 애플리케이션 개발 단계를 안내하는 직관적인 사용자 인터페이스를 제공합니다. 최적화 C/C++ 컴파일러, 소스 코드 편집기, 프로젝트 빌드 (...)

사용 설명서: PDF | HTML
IDE, 구성, 컴파일러 또는 디버거

DDR-CONFIG-J721E DDR Configuration Tool

This SysConfig based tool simplifies the process of configuring the DDR Subsystem Controller and PHY to interface to SDRAM devices. Based on the memory device, board design, and topology the tool outputs files to initialize and train the selected memory.
지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

IDE, 구성, 컴파일러 또는 디버거

SYSCONFIG Standalone desktop version of SysConfig

SysConfig is a configuration tool designed to simplify hardware and software configuration challenges to accelerate software development.

SysConfig is available as part of the Code Composer Studio™ integrated development environment as well as a standalone application. Additionally SysConfig (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

시작 다운로드 옵션
운영 체제(OS)

GHS-3P-INTEGRITY-RTOS — Green Hills INTEGRITY RTOS

The flagship of Green Hills Software operating systems—the INTEGRITY RTOS—is built around a partitioning architecture to provide embedded systems with total reliability, absolute security, and maximum real-time performance. With its leadership pedigree underscored by certifications in a (...)
운영 체제(OS)

QNX-3P-NEUTRINO-RTOS — QNX Neutrino RTOS

QNX Neutrino® RTOS(실시간 운영 체제)는 자동차, 의료, 운송, 군사 및 산업용 임베디드 시스템을 위한 차세대 제품을 지원하도록 설계된 모든 기능을 갖춘 견고한 RTOS입니다. 마이크로커널 설계 및 모듈식 아키텍처를 통해 고객은 낮은 총 소유 비용으로 고도로 최적화되고 안정적인 시스템을 만들 수 있습니다.
지원 소프트웨어

VCTR-3P-MICROSAR — 마이크로컨트롤러 및 고성능 컴퓨터(HPC)용 벡터 MICROSAR AUTOSAR 소프트웨어

MICROSAR 및 DaVinci 제품군은 정교한 임베디드 소프트웨어 및 마이크로 컨트롤러 및 HPC를 위한 강력한 개발 툴로 ECU 개발을 간소화합니다. 고급 인프라 소프트웨어를 사용하면 ECU를 위한 최적의 기반을 만들고 관련 툴로 수반되는 모든 개발 작업을 간소화할 수 있습니다. MICROSAR 내장 소프트웨어는 AUTOSAR 클래식 및 적응형과 같은 관련 표준에 따라 개발되었습니다. 이 소프트웨어는 ISO 26262까지 ASIL D에 따른 안전 관련 애플리케이션에도 적합합니다. 또한, 지능형 사이버 보안 기능은 무단 액세스 (...)
시뮬레이션 모델

DRA829 and TDA4VM BSDL File

SPRM751.ZIP (14 KB) - BSDL Model
시뮬레이션 모델

DRA829 and TDA4VM IBIS File

SPRM752.ZIP (1983 KB) - IBIS Model
시뮬레이션 모델

DRA829 and TDA4VM Thermal Model

SPRM753.ZIP (1 KB) - Thermal Model
패키지 CAD 기호, 풋프린트 및 3D 모델
FCBGA (ALF) 827 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상