ZHCU923A October   2020  – February 2022

 

  1.   商标
  2. 1引言
    1. 1.1 主要特性
    2. 1.2 热性能合规性
    3. 1.3 REACH 合规性
    4. 1.4 静电放电 (ESD) 合格性
  3. 2J7200 EVM 概述
    1. 2.1 J7200 EVM 电路板标识信息
    2. 2.2 J7200 SOM 元件标识
    3. 2.3 Jacinto7 通用处理器元件标识
    4. 2.4 四端口以太网扩展板元件标识
  4. 3EVM 用户设置/配置
    1. 3.1 电源要求
    2. 3.2 通电开关和电源 LED
      1. 3.2.1 过压和欠压保护电路
      2. 3.2.2 电源稳压器和电源状态 LED
    3. 3.3 EVM 复位/中断按钮
    4. 3.4 EVM DIP 开关
      1. 3.4.1 EVM 配置 DIP 开关
      2. 3.4.2 SOM 配置 DIP 开关
      3. 3.4.3 引导模式
      4. 3.4.4 其他选择开关
    5. 3.5 EVM UART/COM 端口映射
  5. 4J7200 EVM 硬件架构
    1. 4.1  J7200 EVM 硬件顶层图
    2. 4.2  J7200 EVM 接口映射
    3. 4.3  I2C 地址映射
    4. 4.4  GPIO 映射
    5. 4.5  电源
      1. 4.5.1 电源时序
      2. 4.5.2 电压监控器
      3. 4.5.3 DDR I/O 电压选择
      4. 4.5.4 J7200 SoC 睡眠逻辑操作
      5. 4.5.5 J7200 SoC 仅 MCU 操作
      6. 4.5.6 J7200 SoC GPIO 保持操作
      7. 4.5.7 J7200 SoC DDR 保持操作
      8. 4.5.8 电源监视
      9. 4.5.9 电源测试点
    6. 4.6  复位
    7. 4.7  时钟
      1. 4.7.1 处理器的主时钟
      2. 4.7.2 处理器的辅助/SERDES 参考时钟
      3. 4.7.3 EVM 外设参考时钟
    8. 4.8  存储器接口
      1. 4.8.1 LPDDR4 接口
      2. 4.8.2 OSPI 接口
      3. 4.8.3 MMC 接口
        1. 4.8.3.1 MMC0 - eMMC 接口
        2. 4.8.3.2 MMC1 – Micro SD 接口
      4. 4.8.4 板 ID EEPROM 接口
      5. 4.8.5 引导 EEPROM 接口
    9. 4.9  MCU 以太网接口
      1. 4.9.1 千兆位以太网 PHY 默认配置
    10. 4.10 QSGMII 以太网接口
    11. 4.11 PCIe 接口
      1. 4.11.1 双通道 PCIe 接口
    12. 4.12 USB 接口
      1. 4.12.1 USB 3.1 接口
      2. 4.12.2 USB 2.0 接口
        1. 4.12.2.1 至 PCIe 卡 Wi-Fi/BT
        2. 4.12.2.2 至扩展连接器
      3. 4.12.3 USB 3.0 Micro AB 接口(保留的端口)
    13. 4.13 音频接口
      1. 4.13.1 线路输入端口
      2. 4.13.2 麦克风输入端口
      3. 4.13.3 线路输出端口
      4. 4.13.4 耳机端口
      5. 4.13.5 端口映射
    14. 4.14 CAN 接口
      1. 4.14.1 MCU CAN0
      2. 4.14.2 MCU CAN1
      3. 4.14.3 主域 CAN3(支持唤醒功能)
      4. 4.14.4 主域 CAN0
    15. 4.15 FPD 接口(音频解串器)
    16. 4.16 I3C 接口
      1. 4.16.1 回转仪
      2. 4.16.2 I3C 接头
    17. 4.17 ADC 接口
    18. 4.18 RTC 接口
    19. 4.19 Apple 认证接头
      1. 4.19.1 模块接口
    20. 4.20 JTAG 仿真
    21. 4.21 EVM 扩展连接器
    22. 4.22 ENET 扩展连接器
      1. 4.22.1 电源要求
      2. 4.22.2 时钟
        1. 4.22.2.1 主时钟
        2. 4.22.2.2 可选时钟
      3. 4.22.3 复位信号
      4. 4.22.4 以太网接口
        1. 4.22.4.1 四端口 SGMII PHY 默认配置
      5. 4.22.5 板 ID EEPROM 接口
  6. 5功能安全
  7. 6修订历史记录

处理器的辅助/SERDES 参考时钟

除了主时钟之外,SoC 的 SERDES 参考时钟来自通用处理器板上的时钟发生器 (CDCI6214)。所有这些时钟的频率均为 100MHz,具有 HCSL 电平,用于 SoC 的 SERDES 参考时钟输入。CDCI6214 芯片的编程通过 J7200 SoC 的 I2C0 端口来完成。

共有两个 CDCI6214 时钟发生器可用于将 SERDES 参考时钟提供给 SoC。CDCI1 (U22) 默认不与 I2C0 端口相连。CDCI1 (U22) 的时钟是通过工厂编程配置导出的。

仅需要对 CDCI2 (U17) 进行 I2C 编程,以获得每个通道所需的时钟输出。每个 CDCI 芯片都连接了一个 25MHz 晶振,用于其参考时钟输入。

表 4-12 处理器的辅助/SERDES 参考时钟
信号/网名称 探测点 时钟发生器/通道 说明 频率
CLKGEN_SERDES1_REFCLK_P/N R176/R167 CDCI1/Y1 SoC SERDES1 的 100 MHz HCSL 时钟 100MHz
CLKGEN_PCIE0_1L_REFCLK_P/N (1) R143/R142 CDCI1/Y2 PCIe0 x1 L 插槽的 100MHz HCSL 时钟 100MHz
CLKGEN_SERDES0_REFCLK_P/N (1) R145/R153 CDCI1/Y3 SoC SERDES0 的 100MHz HCSL 时钟 100MHz
CLKGEN_PCIE0_2L_REFCLK_P/N R168/R177 CDCI1/Y4 PCIe0 x2 L 插槽的 100MHz HCSL 时钟 100MHz
CLKGEN_SERDES2_REFCLK_P/N R158/R157 CDCI2/Y1 SoC SERDES2 的 100MHz HCSL 时钟 100MHz
CLKGEN_USB_REFCLK_P/N (1) R160/R159 CDCI2/Y2 SoC USB 的 100MHz HCSL 时钟 100MHz
QSGMII_PHY_REFCLK_P/N C108/C109 CDCI2/Y3 以太网扩展板的 156.25 MHz LVDS 时钟 156.25 MHz
CLKGEN_PCIE2_2L_REFCLK_P/N (1) R123/R124 CDCI2/Y4 PCIe M.2 插槽的 100MHz HCSL 时钟 100MHz
  1. J7200 EVM 系统中目前未使用这些时钟。

上述的探测点以通用处理器板为基准。