ZHCU923A October   2020  – February 2022

 

  1.   商标
  2. 1引言
    1. 1.1 主要特性
    2. 1.2 热性能合规性
    3. 1.3 REACH 合规性
    4. 1.4 静电放电 (ESD) 合格性
  3. 2J7200 EVM 概述
    1. 2.1 J7200 EVM 电路板标识信息
    2. 2.2 J7200 SOM 元件标识
    3. 2.3 Jacinto7 通用处理器元件标识
    4. 2.4 四端口以太网扩展板元件标识
  4. 3EVM 用户设置/配置
    1. 3.1 电源要求
    2. 3.2 通电开关和电源 LED
      1. 3.2.1 过压和欠压保护电路
      2. 3.2.2 电源稳压器和电源状态 LED
    3. 3.3 EVM 复位/中断按钮
    4. 3.4 EVM DIP 开关
      1. 3.4.1 EVM 配置 DIP 开关
      2. 3.4.2 SOM 配置 DIP 开关
      3. 3.4.3 引导模式
      4. 3.4.4 其他选择开关
    5. 3.5 EVM UART/COM 端口映射
  5. 4J7200 EVM 硬件架构
    1. 4.1  J7200 EVM 硬件顶层图
    2. 4.2  J7200 EVM 接口映射
    3. 4.3  I2C 地址映射
    4. 4.4  GPIO 映射
    5. 4.5  电源
      1. 4.5.1 电源时序
      2. 4.5.2 电压监控器
      3. 4.5.3 DDR I/O 电压选择
      4. 4.5.4 J7200 SoC 睡眠逻辑操作
      5. 4.5.5 J7200 SoC 仅 MCU 操作
      6. 4.5.6 J7200 SoC GPIO 保持操作
      7. 4.5.7 J7200 SoC DDR 保持操作
      8. 4.5.8 电源监视
      9. 4.5.9 电源测试点
    6. 4.6  复位
    7. 4.7  时钟
      1. 4.7.1 处理器的主时钟
      2. 4.7.2 处理器的辅助/SERDES 参考时钟
      3. 4.7.3 EVM 外设参考时钟
    8. 4.8  存储器接口
      1. 4.8.1 LPDDR4 接口
      2. 4.8.2 OSPI 接口
      3. 4.8.3 MMC 接口
        1. 4.8.3.1 MMC0 - eMMC 接口
        2. 4.8.3.2 MMC1 – Micro SD 接口
      4. 4.8.4 板 ID EEPROM 接口
      5. 4.8.5 引导 EEPROM 接口
    9. 4.9  MCU 以太网接口
      1. 4.9.1 千兆位以太网 PHY 默认配置
    10. 4.10 QSGMII 以太网接口
    11. 4.11 PCIe 接口
      1. 4.11.1 双通道 PCIe 接口
    12. 4.12 USB 接口
      1. 4.12.1 USB 3.1 接口
      2. 4.12.2 USB 2.0 接口
        1. 4.12.2.1 至 PCIe 卡 Wi-Fi/BT
        2. 4.12.2.2 至扩展连接器
      3. 4.12.3 USB 3.0 Micro AB 接口(保留的端口)
    13. 4.13 音频接口
      1. 4.13.1 线路输入端口
      2. 4.13.2 麦克风输入端口
      3. 4.13.3 线路输出端口
      4. 4.13.4 耳机端口
      5. 4.13.5 端口映射
    14. 4.14 CAN 接口
      1. 4.14.1 MCU CAN0
      2. 4.14.2 MCU CAN1
      3. 4.14.3 主域 CAN3(支持唤醒功能)
      4. 4.14.4 主域 CAN0
    15. 4.15 FPD 接口(音频解串器)
    16. 4.16 I3C 接口
      1. 4.16.1 回转仪
      2. 4.16.2 I3C 接头
    17. 4.17 ADC 接口
    18. 4.18 RTC 接口
    19. 4.19 Apple 认证接头
      1. 4.19.1 模块接口
    20. 4.20 JTAG 仿真
    21. 4.21 EVM 扩展连接器
    22. 4.22 ENET 扩展连接器
      1. 4.22.1 电源要求
      2. 4.22.2 时钟
        1. 4.22.2.1 主时钟
        2. 4.22.2.2 可选时钟
      3. 4.22.3 复位信号
      4. 4.22.4 以太网接口
        1. 4.22.4.1 四端口 SGMII PHY 默认配置
      5. 4.22.5 板 ID EEPROM 接口
  6. 5功能安全
  7. 6修订历史记录

I2C 地址映射

表 4-2 所示为 EVM 上的完整 I2C 地址映射详情。

表 4-2 J7200 EVM I2C 表
I2C 端口 器件/功能 器件型号 I2C 地址
EVM/SoM WKUP_I2C0 板 ID EEPROM CAV24C256WE-GT3 0x50
EVM/CPB WKUP_I2C0 板 ID EEPROM CAT24C256W 0x51
EXP/QSGMII WKUP_I2C0 板 ID EEPROM CAT24C256W 0x54
EVM/SoM WKUP_I2C0 PMIC PMIC A:TPS659414F4RWERQ1
PMIC B:LP876441A1RQKRQ1
PMIC A:0x48、0x49、0x4A 和 0x4B
PMIC B:0x4C、0x4D、0x4E 和 0x4F
EVM/SoM MCU_I2C0 温度传感器 TMP100NA/3K 0x48、0x49
EVM/CPB MCU_I2C0 引导 EEPROM AT24CM01 0x50、0x51
EVM/CPB SoC_I2C0 8 位 I2C GPIO 扩展器 TCA6408ARGTR 0x21
EVM/CPB SoC_I2C0 SerDes 时钟发生器 #2 CDCI6214 0x77、0x76
EVM/CPB SoC_I2C0 外设时钟发生器 CDCEL937-Q1 0x6D
EVM/CPB SoC_I2C0 16 位 I2C GPIO 扩展器 1 TCA6416ARTWR 0x20
EVM/CPB SoC_I2C0 24 位 I2C GPIO 扩展器 2 TCA6424ARGJR 0x22
EVM/CPB SoC_I2C0 RTC 7'b MCP79410 0x57、0x6F
EVM/CPB SoC_I2C0 双通道和单通道 PCIe 接口的 I2C 多路复用器 TCA9543APWR 0x70
EVM/CPB SoC_I2C0 QSGMII PHY 参考时钟发生器(QPENET 板) CDCI6214 0x77
EVM/CPB SoC_I2C2 电流监控器 1 (PM1_I2C) INA226 0x40-0x4F
EVM/CPB SoC_I2C2 电流监控器 2 (PM2_I2C) INA226 0x40-0x4F
EVM/CPB SoC_I2C2 测试自动化接头 <连接器接口>
EVM/CPB SoC_I2C1 8 位 I2C GPIO 扩展器 3 TCA6408ARGTR 0x20
EVM/CPB SoC_I2C1 音频编解码器 – 1 PCM3168A-Q1 0x44
EVM/CPB SoC_I2C1 FPD-Link III 解串器 (McASP) DS90UB926Q-Q1 0x2C
  1. 地址 0x52 保留用于附加电路板/扩展板配置 EEPROM (WKUP_I2C0)。
  2. 地址 0x10 & 0x11 保留用于 Apple 认证模块 (SoC_I2C0)。