ZHCU923A October   2020  – February 2022

 

  1.   商标
  2. 1引言
    1. 1.1 主要特性
    2. 1.2 热性能合规性
    3. 1.3 REACH 合规性
    4. 1.4 静电放电 (ESD) 合格性
  3. 2J7200 EVM 概述
    1. 2.1 J7200 EVM 电路板标识信息
    2. 2.2 J7200 SOM 元件标识
    3. 2.3 Jacinto7 通用处理器元件标识
    4. 2.4 四端口以太网扩展板元件标识
  4. 3EVM 用户设置/配置
    1. 3.1 电源要求
    2. 3.2 通电开关和电源 LED
      1. 3.2.1 过压和欠压保护电路
      2. 3.2.2 电源稳压器和电源状态 LED
    3. 3.3 EVM 复位/中断按钮
    4. 3.4 EVM DIP 开关
      1. 3.4.1 EVM 配置 DIP 开关
      2. 3.4.2 SOM 配置 DIP 开关
      3. 3.4.3 引导模式
      4. 3.4.4 其他选择开关
    5. 3.5 EVM UART/COM 端口映射
  5. 4J7200 EVM 硬件架构
    1. 4.1  J7200 EVM 硬件顶层图
    2. 4.2  J7200 EVM 接口映射
    3. 4.3  I2C 地址映射
    4. 4.4  GPIO 映射
    5. 4.5  电源
      1. 4.5.1 电源时序
      2. 4.5.2 电压监控器
      3. 4.5.3 DDR I/O 电压选择
      4. 4.5.4 J7200 SoC 睡眠逻辑操作
      5. 4.5.5 J7200 SoC 仅 MCU 操作
      6. 4.5.6 J7200 SoC GPIO 保持操作
      7. 4.5.7 J7200 SoC DDR 保持操作
      8. 4.5.8 电源监视
      9. 4.5.9 电源测试点
    6. 4.6  复位
    7. 4.7  时钟
      1. 4.7.1 处理器的主时钟
      2. 4.7.2 处理器的辅助/SERDES 参考时钟
      3. 4.7.3 EVM 外设参考时钟
    8. 4.8  存储器接口
      1. 4.8.1 LPDDR4 接口
      2. 4.8.2 OSPI 接口
      3. 4.8.3 MMC 接口
        1. 4.8.3.1 MMC0 - eMMC 接口
        2. 4.8.3.2 MMC1 – Micro SD 接口
      4. 4.8.4 板 ID EEPROM 接口
      5. 4.8.5 引导 EEPROM 接口
    9. 4.9  MCU 以太网接口
      1. 4.9.1 千兆位以太网 PHY 默认配置
    10. 4.10 QSGMII 以太网接口
    11. 4.11 PCIe 接口
      1. 4.11.1 双通道 PCIe 接口
    12. 4.12 USB 接口
      1. 4.12.1 USB 3.1 接口
      2. 4.12.2 USB 2.0 接口
        1. 4.12.2.1 至 PCIe 卡 Wi-Fi/BT
        2. 4.12.2.2 至扩展连接器
      3. 4.12.3 USB 3.0 Micro AB 接口(保留的端口)
    13. 4.13 音频接口
      1. 4.13.1 线路输入端口
      2. 4.13.2 麦克风输入端口
      3. 4.13.3 线路输出端口
      4. 4.13.4 耳机端口
      5. 4.13.5 端口映射
    14. 4.14 CAN 接口
      1. 4.14.1 MCU CAN0
      2. 4.14.2 MCU CAN1
      3. 4.14.3 主域 CAN3(支持唤醒功能)
      4. 4.14.4 主域 CAN0
    15. 4.15 FPD 接口(音频解串器)
    16. 4.16 I3C 接口
      1. 4.16.1 回转仪
      2. 4.16.2 I3C 接头
    17. 4.17 ADC 接口
    18. 4.18 RTC 接口
    19. 4.19 Apple 认证接头
      1. 4.19.1 模块接口
    20. 4.20 JTAG 仿真
    21. 4.21 EVM 扩展连接器
    22. 4.22 ENET 扩展连接器
      1. 4.22.1 电源要求
      2. 4.22.2 时钟
        1. 4.22.2.1 主时钟
        2. 4.22.2.2 可选时钟
      3. 4.22.3 复位信号
      4. 4.22.4 以太网接口
        1. 4.22.4.1 四端口 SGMII PHY 默认配置
      5. 4.22.5 板 ID EEPROM 接口
  6. 5功能安全
  7. 6修订历史记录

主要特性

J7200 EVM 是一个独立的高性能开发平台,可帮助用户评估德州仪器 (TI) 的 Keystone III 片上系统 (SoC)。

以下是该 EVM 的主要特性

  • 处理器:
    • J7200 (DRA821),采用 17.2mm x 17.2mm、0.8mm 间距、433 引脚 FCBGA 封装
    • 支持相应的插槽
  • 电源:
    • 12V 直流标称输入(6V‐28V 输入范围)
    • 针对处理器进行了优化的电源管理解决方案
    • 集成功率测量
  • 存储器:
    • DRAM,LPDDR4-3200,4GB 总内存,支持内联 ECC
    • 八通道 xSPI NOR 闪存、512Mb 内存(8 位)
    • HyperFlash + HyerRAM、512Mb 闪存+ 256Mb RAM
    • 嵌入式多媒体控制器 (eMMC) 闪存,16GB 存储器,符合 v5.1 标准
    • MicroSD 卡笼,UHS‐I
    • 集成电路 (I2C) EEPROM,1Mbit
  • JTAG/仿真器:
    • 集成 XDS110 仿真器支持
    • 外部仿真器(通过 60 引脚 MIPI 连接器)
    • 跟踪支持(通过 60 引脚 MIPI 连接器)
    • 包含用于 14 引脚和 20 引脚 CTI 的适配器
  • 支持的接口和外设:
    • 4 个 CAN 接口,提供完整的 CAN‐FD 支持
    • 1 个 USB3.1 Type C 接口,支持 DFP、DRP、UFP 模式
    • 4 个 USB2.0 主机接口(2 个用于外部电缆)
    • 1 个音频编解码器 (PCM3168A),支持 2 个线路输入、4 个麦克风输入、2 个线路
      • 输出、6 个耳机输出
    • 第 3 代双通道 PCIe 卡槽
    • 多达 4 个千兆位以太网端口、1 个千兆位以太网 RGMII/DP83867 接口 + 1 个 QSGMII/VSC8514 接口
    • 5 个通用异步接收器/发送器 (UART) 端子(通过 2 个 USB FTDI)(USB 上的 UART)
    • 1 个 I3C 接头
    • 1 个 ADC 接头
  • 通用扩展接口,支持应用特定附加板
  • 符合 REACH 和 RoHS 标准