ZHCAEV4C November 2024 – September 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1
处理器运行需要 MCU_OSC0 25MHz(必需)基准时钟。该时钟在内部用于生成处理器运行所需的多个时钟。其他时钟输入取决于特定终端设备或实现的电路板功能。支持的时钟选项包括外部晶体 + 内部振荡器或外部 1.8V LVCMOS 方波数字时钟源。不支持扩频时钟(时钟输入)选项。
如果使用连接到内部高频振荡器 (MCU_HFOSC0) 的 25MHz 外部晶体作为内部处理器运行的时钟源,建议将用于实现振荡器电路的分立式负载电容器放置在靠近 MCU_OSC0_XI 和 MCU_OSC0_XO 引脚处。当采用基于晶体的振荡器时,建议遵循处理器特定数据表的 MCU_OSC0 晶体电路要求 表来选择负载电容器。负载电容器的电容值包括 PCB 电容。建议参阅处理器特定数据表的时钟布线指南、振荡器布线 部分,获取关于晶体和负载电容器布局和布线的说明。
可将 1.8V LVCMOS 时钟源用作处理器时钟源。当外部振荡器的时钟输出通过一个串联电阻连接到 XI 输入时,建议根据处理器特定数据表中的建议将 XO 接地。处理器特定数据表图 1.8V LVCMOS 兼容时钟输入 中所示的逆变器意在表示 LVCMOS 输出,该 LVCMOS 输出可以是振荡器输出缓冲器,也可以是某个时钟分配器件的 LVCMOS 输出。并不要求对时钟源进行反相。
有关 LVCMOS 时钟源的更多信息(包括规格),请参阅以下常见问题解答:
在 XI 和 XO 信号路径上均已实施内部交流耦合电容器,并且连接到一个内部比较器以产生方波。如果 XI 引脚相对于 XO 引脚出现直流稳态条件,会使比较器在器件的内部时钟树上产生毛刺,并导致时钟电路出现不可预测的操作。不建议也不允许将直流输入连接到 XI 引脚。
有关时钟选择和时钟规格的信息,请参阅以下常见问题解答:
有关晶体 (MCU_OSC0) 启动时间的信息,请参阅以下常见问题解答:
[常见问题解答] AM625/AM623/AM620-Q1/AM625-Q1/AM625SIP 定制电路板硬件设计 — 有关晶体 (MCU_OSC0) 启动时间的问题
这是通用常见问题解答,也可用于 AM62A7、AM62A7-Q1、AM62A3、AM62A3-Q1、AM62A1-Q1 和 AM62D-Q1 系列处理器。
25MHz 是当前唯一支持的晶体频率。有关支持的晶体频率和推荐的晶体参数,请参阅处理器特定数据表。
请参阅处理器特定数据表的 MCU_OSC0 LVCMOS 数字时钟源、MCU_OSC0 LVCMOS 数字时钟源要求 一节。
使用外部时钟 (LVCMOS) 振荡器作为处理器和 EPHY(EPHy、EPHY)的时钟源时,可以使用单个振荡器,也可以使用独立的振荡器。如果使用单个振荡器,建议在连接到处理器和 EPHy 之前先对时钟输出进行缓冲。
可以使用处理器和 EPHy 的单输出缓冲器(独立 IC)或具有处理器和 EPHy 单输入的双路/多路输出缓冲器(单个 IC)来将振荡器的时钟输出连接到处理器和 EPHy。
对于特定用例(使用时间敏感网络 (TSN) 的某些工业应用的要求),建议将两个或更多个具有单个输入的输出(根据所使用的 EPHY 数量)缓冲器用于处理器和 EPHy。