ZHCAEV4C November 2024 – September 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1
对于 MCSPI 接口,建议在靠近处理器时钟输出引脚(处理器 MCSPI 配置为控制器)处,为 SPI 时钟输出信号 SPI0..2_CLK (MCSPI 0..2) 和 MCU_SPI0..1_CLK (MCU_MCSPI 0..1) 配置串联电阻 (22Ω),因为该时钟输出用于重定时。
对于 MCASP 接口,建议在靠近处理器时钟输出引脚(处理器 MCASP 被配置为时钟源)处,为发送时钟(发送位时钟)输出信号 MCASP0..2_ACLKX 和发送帧同步信号 MCASP0..2_AFSX 配置串联电阻 (22Ω),因为该时钟输出用于重定时。
建议在靠近附加器件的时钟输入引脚处,为所有配置为 MCSPI 和 MCASP 接口的 IO 添加一个下拉电阻 (10kΩ),以使附加器件保持低电平状态(在某些情况下,时钟会停止或暂停在低逻辑状态,而下拉电阻选项恰好与此逻辑状态保持一致)。
建议为接收器时钟(接收位时钟)输出信号 MCASP0..2_ACLKR 与接收帧同步信号 MCASP0..2_AFSR(靠近附加器件)配置串联电阻 (22Ω)。
对于多个处理器 IO(LVCMOS 或 SDIO),复位期间和复位后会禁用 IO 缓冲器 TX(输出)和 RX(输入),并且会关闭内部拉电阻(上拉电阻和下拉电阻)。建议验证是否在靠近附加器件处,为 SPI 片选信号 SPI0..2_CS0..3 (MCSPI 0..2) 和 MCU_SPI0..1_CS0..3 (MCU MCSPI 0..1) 配置外部上拉电阻(10kΩ 或 47kΩ)。建议为处理器和可能处于浮空状态的附加器件信号(数据接口 - 数据输入、数据输出)添加拉电阻(10kΩ 或 47kΩ),以防止附加器件输入在主机驱动前浮空。
允许将两个(2 个)或更多器件(通用时钟连接,不同的数据信号连接,同时工作)连接到 MCASP 接口。MCASP 可配置为使发送和接收段与发送段时钟和发送帧同步信号同步运行。若使用专用串行器,则所有目标器件的 BCLK 和帧同步信号需保持一致;若使用 TDM 则无此问题。进行定制电路板设计期间,需考虑信号质量/信号反射的潜在问题(由单个 MCASP 时钟输出驱动多个输入引起的信号反射)。