ZHCAEV4C November 2024 – September 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1
处理器外设(UART、MCAN、MCSPI、MCASP、I2C)实现了 IOSET。建议在进行定制电路板设计时验证和使用正确的 IOSET。该接口的时序收敛基于 IOSET。
这些处理器系列支持 6(六)个(2(两)个符合 I2C 标准的失效防护开漏输出型 IO 缓冲器和 4(四)个 LVCMOS 缓冲器类型的仿真开漏输出型 IO)I2C 接口实例。支持的 I2C 接口包括 4 个主域(LVCMOS IO 缓冲器用于模拟开漏输出型 IO)、1 个 MCU 域(符合 I2C 标准的开漏输出型 IO 缓冲器)和 1 个 WKUP 域(符合 I2C 标准的开漏输出型 IO 缓冲器)I2C 接口。
MCU_I2C0 和 WKUP_I2C0 接口是具备失效防护功能的真正开漏输出型 IO 缓冲器,完全符合 I2C 规范(有关时序详情,请参阅 Philips I2C 总线规范版本 2.1)。
这些处理器系列包含多控制器内部集成电路 (I2C) 控制器,每个控制器都在本地主机(LH、AM62Ax 或 AM62D-Q1 处理器)与通过 I2C 总线连接的任何 I2C 总线兼容型器件之间提供一个接口。
每个 I2C 实例均可配置为 I2C 兼容型目标器件或控制器器件。I2C 接口可以使用符合 I2C 标准的专用开漏输出型 IO 缓冲器来实现,或使用标准 LVCMOS IO 缓冲器来实现。与开漏 IO 缓冲器关联的 I2C 实例可以支持 HS 模式(当 IO 缓冲器在 1.8V 电压下运行时数据速率高达 3.4Mbps;当 IO 缓冲器在 3.3V 电压下运行时可支持高达 400Kbps 的数据速率)。与 LVCMOS IO 缓冲器关联的 I2C 实例可以支持快速模式(数据速率高达 400Kbps)。