ZHCAEV4C November 2024 – September 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1
所连接存储器 (LPDDR4) 的基线驱动阻抗和 ODT 设置源自对 SK 或 EVM 执行的信号完整性 (SI) 仿真。
由于配置值可能与 SK 或 EVM 原理图实现不同,因此建议对定制电路板设计执行仿真以最终确定这些值。
执行仿真时,可参考以下常见问题解答:
[常见问题解答]将 DDR IBIS 模型用于 AM64x、AM243x (ALV)、AM62x、AM62L、AM62Ax、AM62D-Q1、AM62Px
如需简要了解高速 LPDDR4 接口的电路板提取、电路板仿真和分析方法,请参阅 AM62Ax、AM62Px、AM62Dx LPDDR4 电路板设计和布局布线指南 应用手册的 LPDDR4 电路板设计仿真 一章。
使用 SysConfig 上的 DDR 寄存器配置工具 可以调节驱动强度。
有关配置 DDRSS 寄存器的更多信息,请参阅以下常见问题解答:
[常见问题解答] AM62A7/AM62A3/AM62A1-Q1/AM62D-Q1 定制电路板硬件设计 — 处理器 DDR 子系统和器件寄存器配置
有关 PDN Power SI 仿真的相关疑问,请参阅以下常见问题解答:
[常见问题解答] AM62A3-Q1:AM62A3-Q1 PDN Power SI 仿真问题
常见问题解答是通用的,也可用于 AM62D-Q1 处理器系列。