ZHCAEV4C November 2024 – September 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1
可以使用 3 输入“与运算”逻辑来实现连接器件 (EPHY) 复位。将处理器 GPIO 作为与门的一个输入端进行连接,并在“与运算”逻辑与门输入端附近预留上拉电阻(10kΩ 或 47kΩ)以支持引导,同时预留 0Ω 电阻,以便在测试或调试时隔离 GPIO 输出。与门的其他两个输入是 MAIN 域 POR(冷复位)状态输出 (PORz_OUT) 和 MAIN 域热复位状态输出 (RESETSTATz)。
如果考虑使用双输入“与运算”逻辑,则 PORz_OUT(加电时的引脚配置 (strap))或 RESETSTATz 可作为其中一个输入连接,处理器 GPIO 输入作为另一个(第二个)输入连接。当使用多个(两个)EPHY 时,建议提供单独复位 EPHY 的配置。
根据 EPHY 复位输入极性,可以在“与运算”逻辑的输出端使用上拉或下拉电阻 (10kΩ)。在时钟有效后,EPHY 需要保持在复位状态,持续指定的最短时间。
如果直接使用处理器 MAIN 域热复位状态输出 (RESETSTATz) 来复位 EPHY(所连接的器件),建议将 RESETSTATz 的 IO 电压电平与所连接器件匹配。建议使用电平转换器来匹配 IO 电平。若选择了电阻分压器的理想值,则也可使用电阻分压器进行电平转换。如果过高,EPHY 复位输入的上升/下降时间可能会很慢,从而引入过大延迟。若使用阻值过低的电阻作为分压器,会导致处理器在正常工作期间产生过大的稳态电流。