ZHCAEV4C November 2024 – September 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1
建议确保已为包括双电压 IO 组电源轨 IO 电源在内的所有电源轨提供了所需数量的去耦电容器和大容量电容器(包括容值)。
建议将去耦电容器靠近处理器电源引脚放置。较大的大容量电容器可以放置在更远的位置。
建议使用低 ESL 电容器,并通过尽可能短的走线连接电容器,以大幅降低回路电感。更多信息,请参阅 Sitara 处理器配电网络:实现与分析 应用手册。
作为设计起点,建议遵循 SK 或 EVM 原理图中关于大容量电容器和去耦电容器的实现方案。建议执行仿真(PDN 分析)以优化电容器的使用。要实现滤波(铁氧体)电源,请遵循处理器特定 SK 或 EVM。此外,也请遵循 Sitara 处理器配电网络:实现与分析 应用手册。
建议使用馈通(3 端子)电容器(在 SK-AM62A-LP 和 AUDIO-AM62D-EVM 电路板上使用)来优化所用电容器的数量。使用 3 端子电容器可更大限度地减少环路电感,并可用于优化处理器性能(主要是 DDR 性能)。