ZHCAEV4C November 2024 – September 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1
请参阅处理器特定数据表的 OSPI/QSPI/SPI 电路板设计和布局布线指南 部分。该部分介绍了在连接 OSPI、QSPI 或 SPI 存储器件时建议遵守的 PCB 布线指南。
建议验证环回时钟配置。可以使用 OSPI0_LBCLKO(OSPI0 环回时钟输出)和 OSPI0_DQS(OSPI0 数据选通或环回时钟输入)信号实现不同的时钟环回配置。有关支持的环回配置的相关信息,请参阅处理器特定数据表的 OSPI/QSPI/SPI 电路板设计和布局布线指南 部分中的下图:
处理器 DQS(或环回时钟输入)与连接存储器件的 DS 数据选通输出搭配使用
如果所连接器件中有 DS(读取数据选通)引脚,建议将所连接器件的 DS 引脚连接到处理器的 OSPI0_DQS 引脚。建议在不使用 OSPI0_LBCLKO 引脚时将其保持未连接状态。
如果所连接器件上没有 DS 引脚(例如:QSPI),建议配置外部环回。
建议将处理器的 OSPI0_LBCLKO 输出引脚连接到处理器的 OSPI0_DQS 输入引脚(注意长度匹配要求)。
不使用外部环回时,建议将 OSPI0_LBCLKO 和 OSPI0_DQS 引脚保持未连接状态。
为支持传统 x1 命令,建议将处理器 OSPI0 接口的 D0 和 D1 引脚连接到 OSPI/QSPI 存储器件的 D0 和 D1 引脚。禁止进行数据位交换。