ZHCAEV4C November 2024 – September 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1
处理器外设(UART、MCAN、MCSPI、MCASP、I2C)实现了 IOSET。建议在进行定制电路板设计时验证和使用正确的 IOSET。该接口的时序收敛基于 IOSET。
处理器系列支持 9(九)个(7 个主域、1 个 MCU 域、1 个 WKUP 域)UART 接口实例,支持的功能包括数据传输(TXD、RXD)、调制解调器控制功能(CTS、RTS)和扩展调制解调器控制信号(DCD、RI、DTR、DSR - 由主域 UART1 支持)。
有关支持的 UART 实例数,请参阅处理器特定数据表。建议参阅处理器特定数据表的信号说明 一节,了解各 UART 实例支持的功能。
建议验证 UART 接口(外部通信接口或调试)和功能(配置、2 线或 4 线带流量控制)的应用要求。
使用外部 RS232 收发器时,建议使外部接口信号 IO 电平与 IO 组双电压 IO 电源的工作电压电平匹配。建议利用同一电源为外部收发器的 IO 电源与 IO 组 VDDSHVx 的处理器 IO 电源供电。建议验证 UART 输入的失效防护运行以及连接到外部拉电阻的电压电平。
建议在接口信号上靠近源端配置串联电阻 (0Ω),用于隔离(调试)或抑制可能出现的信号反射。
在复位期间和复位后,处理器 IO 缓冲器(TX(输出)和 RX(输入)以及内部拉电阻(上拉和下拉))均关闭。建议在处理器 UART 接收输入端(UARTn_RXD [n = 0-6]、MCU_UART0_RXD 和 WKUP_UART0_RXD)配置一个上拉电阻(10kΩ 或 47kΩ),以免处理器 IO 悬空(以防止附加器件输入在主机驱动前悬空)。建议确认外部接口信号是否已配置拉电阻,并相应安装拉电阻。建议对处理器 UART 发送信号(UARTn_TXD [n = 0-6]、MCU_UART0_TXD 和 WKUP_UART0_TXD)使用一个上拉电阻 (47kΩ),以免处理器或附加器件输出悬空。
使用 UART 接口时观察到的常见错误之一是 UART 接口信号极性接反。建议按如下方式连接信号:
建议在使用额外的 UART 接口流控制信号时验证连接关系、IO 电平和极性匹配。
当外部 UART 接口信号直接连接到处理器 UART 接口时,建议验证 IO 电平兼容性和失效防护运行。建议为外部 ESD 保护提供配置。
建议为早期电路板构建配置 UART 引导 (UART0) 连接,以便进行电路板启动和调试。