ZHCAEV4C November 2024 – September 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1
部分 TI EPHy 在复位期间将输出配置为输入,并在释放 EPHY 复位时锁存 EPHY 配置(通过电阻器进行引脚配置 (strap))。建议在配置 (strap) 输入 (IO) 上应用适当的上拉或下拉电阻(根据 EPHY 建议)(配置 (strap) 输入同时连接到处理器 IO)。处理器特定 SK 或 EVM 上使用的 TI EPHY 结合使用了上拉和下拉电阻,从而可以使用每个引脚来配置多种配置模式。在处理器复位期间,IO 缓冲器和内部上拉或下拉电阻均处于禁用状态,这样就尽可能减少了 EPHY 向处理器输入缓冲器施加 1/2 Vs 电压的问题。使能任何相关的处理器输入缓冲器之前,需要将 EPHY 从复位状态配置为正常状态,以驱动有效的逻辑状态。