ZHCACT1D September   2022  – May 2025 AM2612 , AM2631 , AM2631-Q1 , AM2632 , AM2632-Q1 , AM2634 , AM2634-Q1 , AM263P2 , AM263P2-Q1 , AM263P4 , AM263P4-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 简介
  5. 电源
    1. 2.1 分立式直流/直流电源解决方案
    2. 2.2 集成的 PMIC 电源解决方案
    3. 2.3 电源去耦和滤波
      1. 2.3.1 ADC/DAC 电压基准去耦
    4. 2.4 估计功耗
    5. 2.5 配电网络
      1. 2.5.1 仿真
        1. 2.5.1.1 内核数字电源 1.2V
        2. 2.5.1.2 数字和模拟 I/O 电源 3.3V
    6. 2.6 电子保险丝电源
  6. 时钟
    1. 3.1 晶体和振荡器输入选项
    2. 3.2 输出时钟生成
    3. 3.3 晶体选择和并联电容
    4. 3.4 晶体放置和布线
  7. 复位
  8. 自动加载
    1. 5.1 SOP 信号实现
  9. OSPI 和 QSPI 存储器的实现
    1. 6.1 ROM OSPI 和 QSPI 引导要求
      1. 6.1.1 AM263x QSPI 引导引脚要求
      2. 6.1.2 AM263Px 的 OSPI 和 QSPI 引导引脚要求
      3. 6.1.3 AM261x OSPI 和 QSPI 引导引脚要求
    2. 6.2 其他 OSPI 和 QSPI 参考
  10. 调试接口
    1. 7.1 JTAG 仿真器和跟踪
    2. 7.2 UART
  11. USB
    1. 8.1 USB 器件模式
    2. 8.2 USB 主机模式
  12. 多路复用外设
  13. 10数字外设
    1. 10.1 通用数字外设布线指南
    2. 10.2 布线长度匹配
  14. 11模拟外设
    1. 11.1 通用模拟外设布线指南
      1. 11.1.1 旋转变压器 ADC 布线指南
  15. 12层堆叠
    1. 12.1 关键堆叠特性
  16. 13过孔
  17. 14BGA 电源扇出和去耦放置
    1. 14.1 接地回路
      1. 14.1.1 接地回路 - ZCZ 封装 AM26x 器件
      2. 14.1.2 接地回路 - ZNC 和 ZFG 封装 AM261x 器件
    2. 14.2 1.2V 内核数字电源
      1. 14.2.1 1.2V 内核数字电源主要布局注意事项 - ZCZ
      2. 14.2.2 1.2V 内核数字电源主要布局注意事项 - ZFG
    3. 14.3 3.3V 数字和模拟电源
      1. 14.3.1 3.3V I/O 电源主要布局注意事项 - ZCZ
      2. 14.3.2 3.3V I/O 电源主要布局注意事项 - ZFG
    4. 14.4 1.8V 数字和模拟电源
      1. 14.4.1 1.8V 主要布局注意事项 - ZCZ
      2. 14.4.2 1.8V 主要布局注意事项 - ZFG
  18. 15总结
  19. 16参考资料
  20. 17修订历史记录

复位

AM26x MCU 有两个硬件复位源:

  • PORz:上电复位(逻辑低电平使能)引脚
    • 必须由关联的 VDD 1.2V 内核和 VDDS33 3.3V I/O 稳压器或 PMIC 复位信号的电源正常电路驱动
    • 为了实现有效复位,只有在 VDD 1.2V 内核和 VDDS33 3.3V I/O 稳压器稳定并处于其标称值之后,PORz 信号才必须从逻辑低电平转换为逻辑高电平。有关上电复位时序要求,请参阅特定于器件的数据表。
  • WARMRSTn:热复位(逻辑低电平使能)输入和复位状态输出引脚
    • 上电默认配置会将该引脚设置为开漏输出,从而输出器件的复位状态。
    • 当器件进入复位状态时,该信号驱动为逻辑低电平。
    • 当器件完全脱离复位时,该信号驱动为逻辑高电平。

PORz

PORz 用于在系统初始启动时保持为逻辑低电平。在验证了为 AM26x 电源引脚供电的每个稳压器均在标称输出电压下工作后,就可以将 PORz 信号调至逻辑高电平。此操作将启动 MCU 引导 ROM 执行,以对 SOP 引脚进行采样开始。

PORz - 分立式电源树实现

AM263x LaunchPad 实施采用单个 SN74LVC1G11 与门,该门接收来自板载 DC-DC 稳压器和可选按钮复位开关的开漏输出电源正常信号作为与门的输入。建议在 PORz 信号上使用弱下拉电阻器,以便在系统启动前将信号保持为逻辑低电平。如果 VDD 1.2V 或 VDDS33 3.3V 轨电源低于标称工作范围,则必须将 PORz 强制设置为低电平。

 AM263x LaunchPad 原理图摘录 – PORz 生成图 4-1 AM263x LaunchPad 原理图摘录 – PORz 生成

PORz - 基于 PMIC 的电源设计实施

对于利用基于 PMIC 的电源设计的 AM26x 系统,PORz 逻辑会稍微复杂一些。在 AM263Px controlCARD 上,来自 1.2V 稳压器的开路输出电源良好信号、可选的按钮复位开关以及来自 PMIC 的 nRST 信号都是 SN74LVC1G11 与门的输入。3 输入与门的输出与 2 输入 SN74LVC1G08 与门的输入相连,另一个输入是将系统输入电压 (5V) 分压至 0.88V 的分压器的输出。SN74LVC1G08 的输出连接到 AM26x PORz。SN74LVC1G08 低电平输入电压为 0.8V,因此如果输入电压降至 0.8V 以下,与门会输出逻辑 0,从而触发复位。

 AM263Px controlCARD 原理图摘录 – PORZ 生成图 4-2 AM263Px controlCARD 原理图摘录 – PORZ 生成

对于使用单一 PMIC 电源设计的 AM261x 系统设计(例如 TPS650360),PORz 信号由 PMIC 的 nRSTOUT 信号与复位按键通过逻辑与门 (AND) 共同生成。这是一种简单有效的设计,涉及较少的冗余和元件。

 AM261x LaunchPad 原理图摘录 – PORz 的生成图 4-3 AM261x LaunchPad 原理图摘录 – PORz 的生成

有关上电复位和断电复位时序要求的完整说明,请参阅特定于器件的 AM26x 数据表。

WARMRSTn

WARMRSTn 引脚是一个多用途软件复位输入和硬件复位状态引脚。在上电默认配置中,该引脚配置为开漏输出,需要一个外部上拉电阻器连接到 VDDS33 3.3V I/O 电压轨。在此模式下,WARMRSTn 可用作 MCU 复位指示器,并可用于驱动所连接外设 IC(如以太网 PHY 和存储器)的复位输入。

 AM263x 控制卡原理图摘录 – PORz 和 WARMRSTn 引脚排列图 4-4 AM263x 控制卡原理图摘录 – PORz 和 WARMRSTn 引脚排列

WARMRSTn 也可由配置为软件复位。AM26x 器件上还提供了其他软件复位源。有关复位功能的更多信息,请参阅器件特定的 AM26x 技术参考手册中的“复位”章节。

由于此引脚默认为开漏配置,如果设计中同时需要复位状态输出模式和软件复位输入模式,则建议使用开漏缓冲器来驱动可选的复位输入状态。对于 AM263x 控制卡,SN74LVC1G07 开漏缓冲器用于选择性地驱动按钮 WARMRSTn,而不与复位状态输出冲突,复位状态输出用于在板初始通电期间复位板载以太网 PHY。

 AM263x 控制卡原理图摘录 – WARMRSTn 按钮开漏驱动器图 4-5 AM263x 控制卡原理图摘录 – WARMRSTn 按钮开漏驱动器