返回页首

产品详细信息

参数

DSP 1 C62x Total on-chip memory (KB) 128 DRAM SDRAM Serial I/O McBSP Operating temperature range (C) -40 to 105, 0 to 90 Rating Catalog open-in-new 查找其它 C6000 浮点 DSP

封装|引脚|尺寸

NFBGA (GWT) 288 256 mm² 16 x 16 NFBGA (ZWT) 288 256 mm² 16.0 x 16.0 open-in-new 查找其它 C6000 浮点 DSP

特性

  • High-Performance Fixed-Point Digital Signal Processor (DSP)- TMS320C6205
    • 5-ns Instruction Cycle Time
    • 200-MHz Clock Rate
    • Eight 32-Bit Instructions/Cycle
    • 1600 MIPS
  • VelociTI™ Advanced-Very-Long-Instruction-Word (VLIW) TMS320C62x™ DSP Core
    • Eight Highly Independent Functional Units:
      • Six ALUs (32-/40-Bit)
      • Two 16-Bit Multipliers (32-Bit Result)
    • Load-Store Architecture With 32 32-Bit General-Purpose Registers
    • Instruction Packing Reduces Code Size
    • All Instructions Conditional
  • Instruction Set Features
    • Byte-Addressable (8-, 16-, 32-Bit Data)
    • 8-Bit Overflow Protection
    • Saturation
    • Bit-Field Extract, Set, Clear
    • Bit-Counting
    • Normalization
  • 1M-Bit On-Chip SRAM
    • 512K-Bit Internal Program/Cache (16K 32-Bit Instructions)
    • 512K-Bit Dual-Access Internal Data (64K Bytes)
      • Organized as Two 32K-Byte Blocks for Improved Concurrency
  • 32-Bit External Memory Interface (EMIF)
    • Glueless Interface to Synchronous Memories: SDRAM or SBSRAM
    • Glueless Interface to Asynchronous Memories: SRAM and EPROM
    • 52M-Byte Addressable External Memory Space
  • Four-Channel Bootloading Direct-Memory-Access (DMA) Controller With an Auxiliary Channel
  • Flexible Phase-Locked-Loop (PLL) Clock Generator
  • 32-Bit/33-MHz Peripheral Component Interconnect (PCI) Master/Slave Interface Conforms to:
      PCI Specification 2.2
      Power Management Interface 1.1
      Meets Requirements of PC99
    • PCI Access to All On-Chip RAM, Peripherals, and External Memory (via EMIF)
    • Four 8-Deep x 32-Wide FIFOs for Efficient PCI Bus Data Transfer
    • 3.3/5-V PCI Operation
    • Three PCI Bus Address Registers:
        Prefetchable Memory
        Non-Prefetchable Memory I/O
    • Supports 4-Wire Serial EEPROM Interface
    • PCI Interrupt Request Under DSP Program Control
    • DSP Interrupt Via PCI I/O Cycle
  • Two Multichannel Buffered Serial Ports (McBSPs)
    • Direct Interface to T1/E1, MVIP, SCSA Framers
    • ST-Bus-Switching Compatible
    • Up to 256 Channels Each
    • AC97-Compatible
    • Serial-Peripheral-Interface (SPI) Compatible (Motorola™)
  • Two 32-Bit General-Purpose Timers
  • IEEE-1149.1 (JTAG ) Boundary-Scan-Compatible
  • 288-Pin MicroStar BGA™ Package (GHK and ZHK Suffixes)
  • 0.15-µm/5-Level Metal Process
    • CMOS Technology
  • 3.3-V I/Os, 1.5-V Internal, 5-V Voltage Tolerance for PCI I/O Pins

VelociTI, TMS320C62x, and MicroStar BGA are trademarks of Texas Instruments.
Motorola is a trademark of Motorola, Inc.
IEEE Standard 1149.1-1990 Standard-Test-Access Port and Boundary Scan Architecture.
TMS320C6000 is a trademark of Texas Instruments.
Windows is a registered trademark of Microsoft Corporation.

open-in-new 查找其它 C6000 浮点 DSP

描述

The TMS320C62x™ DSPs (including the TMS320C6205 device) compose the fixed-point DSP generation in the TMS320C6000™ DSP platform. The TMS320C6205 (C6205) device is based on the high-performance, advanced VelociTI™ very-long-instruction-word (VLIW) architecture developed by Texas Instruments (TI), making the C6205 an excellent choice for multichannel and multifunction applications.

With performance of up to 1600 million instructions per second (MIPS) at a clock rate of 200 MHz, the C6205 offers cost-effective solutions to high-performance DSP-programming challenges. The C6205 DSP possesses the operational flexibility of high-speed controllers and the numerical capability of array processors. This processor has 32 general-purpose registers of 32-bit word length and eight highly independent functional units. The eight functional units provide six arithmetic logic units (ALUs) for a high degree of parallelism and two 16-bit multipliers for a 32-bit result. The C6205 can produce two multiply-accumulates (MACs) per cycle for a total of 400 million MACs per second (MMACS). The C6205 DSP also has application-specific hardware logic, on-chip memory, and additional on-chip peripherals.

The C6205 includes a large bank of on-chip memory and has a powerful and diverse set of peripherals. Program memory consists of a 64K-byte block that is user-configurable as cache or memory-mapped program space. Data memory consists of two 32K-byte blocks of RAM. The peripheral set includes two multichannel buffered serial ports (McBSPs), two general-purpose timers, a peripheral component interconnect (PCI) module that supports 33-MHz master/slave interface and 4-wire serial EEPROM interface, and a glueless external memory interface (EMIF) capable of interfacing to SDRAM or SBSRAM and asynchronous peripherals.

The C6205 has a complete set of development tools which includes: a new C compiler, an assembly optimizer to simplify programming and scheduling, and a Windows™ debugger interface for visibility into source code execution.

open-in-new 查找其它 C6000 浮点 DSP
下载

技术文档

= 特色
未找到结果。请清除搜索,并重试。 查看所有 56
类型 标题 下载最新的英文版本 发布
* 数据表 TMS320C6205 Fixed-Point Digital Signal Processor 数据表 2006年 7月 6日
* 勘误表 C6205 MicroStar BGA Discontinued and Redesigned 2020年 5月 20日
* 勘误表 TMS320C6205 DSP Silicon Errata (Silicon Revisions 1.0, 1.1, 1.2, 1.3, 1.4) 2006年 2月 7日
应用手册 How to Migrate Old CCS 3.x Projects to the Latest CCS 2020年 2月 6日
用户指南 TMS320C62x DSP CPU and Instruction Set Reference Guide 2010年 5月 20日
用户指南 TMS320C6000 DSP Peripherals Overview Reference Guide 2009年 7月 2日
应用手册 TMS320C6000 McBSP: UART 2008年 9月 9日
应用手册 TMS320C6000 EMIF-to-External SDRAM Interface 2007年 9月 4日
应用手册 Thermal Considerations Application Report 2007年 5月 20日
用户指南 TMS320C6000 DSP External Memory Interface (EMIF) Reference Guide 2007年 4月 11日
用户指南 TMS320C6000 DSP Peripheral Component Interconnect (PCI) Reference Guide 2007年 1月 25日
用户指南 TMS320C6000 DSP Multichannel Buffered Serial Port ( McBSP) Reference Guide 2006年 12月 14日
用户指南 TMS320C6000 CPU and Instruction Set Reference Guide 2006年 7月 11日
用户指南 TMS320C6000 DSP 外设概述参考指南 (Rev. H) 下载最新的英文版本 (Rev.Q) 2005年 11月 7日
用户指南 TMS320C6000 DSP Power-Down Logic and Modes Reference Guide 2005年 3月 1日
用户指南 TMS320C6000 DSP 32-bit Timer Reference Guide 2005年 1月 25日
用户指南 TMS320C620x/C670x DSP Program & Data Memory Controller/DMA Controller Ref.Guide 2004年 9月 3日
用户指南 TMS320C6000 Chip Support Library API Reference Guide 2004年 8月 13日
应用手册 TMS320C6000 Tools: Vector Table and Boot ROM Creation 2004年 4月 26日
应用手册 TMS320C6000 Board Design: Considerations for Debug 2004年 4月 21日
应用手册 TMS320C6000 McBSP Initialization 2004年 3月 8日
用户指南 TMS320C6000 DSP Interrupt Selector Reference Guide 2004年 1月 9日
用户指南 TMS320C6000 DSP Designing for JTAG Emulation Reference Guide 2003年 7月 31日
用户指南 TMS320C620x/C670x DSP Boot Modes and Configuration Reference Guide 2003年 7月 31日
应用手册 Using IBIS Models for Timing Analysis 2003年 4月 15日
应用手册 Extended Precision Radix-4 Fast Fourier Transform Implemented on the TMS320C62x 2002年 11月 23日
应用手册 TMS320C62x/C67x Power Consumption Summary 2002年 7月 30日
应用手册 TMS320C6000 McBSP Interface to an ST-BUS Device 2002年 6月 4日
应用手册 TMS320C6000 DMA Example Applications 2002年 4月 10日
应用手册 TMS320C6000 Board Design for JTAG 2002年 4月 2日
应用手册 TMS320C6000 Memory Test 2002年 2月 19日
应用手册 TMS320C6000 EMIF to External Flash Memory 2002年 2月 13日
应用手册 Using a TMS320C6000 McBSP for Data Packing 2001年 10月 31日
应用手册 Interfacing theTMS320C6000 EMIFto a PCI Bus Using the AMCC S5933 PCI Controller 2001年 9月 30日
应用手册 TMS320C6000 EMIF to External Asynchronous SRAM Interface 2001年 8月 31日
应用手册 Using the TMS320C6000 McBSP as a High Speed Communication Port 2001年 8月 31日
应用手册 TMS320C6000 System Clock Circuit Example 2001年 8月 15日
应用手册 TMS320C6000 McBSP to Voice Band Audio Processor (VBAP) Interface 2001年 7月 23日
应用手册 TMS320C6000 McBSP: AC'97 Codec Interface (TLV320AIC27) 2001年 7月 10日
应用手册 TMS320C6000 McBSP: Interface to SPI ROM 2001年 6月 30日
应用手册 How to Begin Development With the TMS320C6205 DSP 2001年 6月 15日
应用手册 TMS320C6000 McBSP: IOM-2 Interface 2001年 5月 21日
应用手册 ETSI Math Operations in C for the TMS320C62x 2000年 11月 13日
应用手册 Circular Buffering on TMS320C6000 2000年 9月 12日
应用手册 TMS320C6000 McBSP as a TDM Highway 2000年 9月 11日
应用手册 TMS320C620x/TMS3206701 DMA and CPU: Data Access Performance 2000年 8月 16日
应用手册 MPEG-2 Video Decoder: TMS320C62x (TM) DSP Implementation 2000年 2月 29日
应用手册 TMS320C6000 u-Law and a-Law Companding with Software or the McBSP 2000年 2月 2日
应用手册 General Guide to Implement Logarithmic and Exponential Operations on Fixed-Point 2000年 1月 31日
应用手册 G.723.1 Dual Rate Speech Coder: Multichannel TMS320C62x Implementation 2000年 1月 4日
应用手册 G.729/A Speech Coder: Multichannel TMS320C62x Implementation 2000年 1月 4日
应用手册 GSM Enhanced Full Rate Speech Coder: Multichannel TMS320C62x Implementation 2000年 1月 4日
应用手册 IS-127 Enhanced Var Rate Speech Coder:Multichannel TMS320C62x Implementation 2000年 1月 4日
应用手册 TMS320C6000 C Compiler: C Implementation of Intrinsics 1999年 12月 7日
应用手册 TMS320C6000 McBSP: I2S Interface 1999年 9月 8日
应用手册 On the Implementation of MPEG-4 Motion Compensation Using the TMS320C62x 1999年 7月 29日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

软件开发

调试探测 下载
Blackhawk XDS560v2 系统跟踪 USB 仿真器
TMDSEMU560V2STM-U XDS560v2 System Trace 是 XDS560v2 系列高性能 TI 处理器调试探针(仿真器)的第一种型号。XDS560v2 是 XDS 系列调试探针中性能最高的一款,同时支持传统 JTAG 标准 (IEEE1149.1) 和 cJTAG (IEEE1149.7)。

XDS560v2 System Trace 在其巨大的外部存储器缓冲区中加入了系统引脚跟踪。这种外部存储器缓冲区适用于指定的 TI 器件,通过捕获相关器件级信息,获得准确的总线性能活动和吞吐量,并对内核和外设进行电源管理。此外,对于带有嵌入式缓冲跟踪器 (ETB) 的所有 ARM 和 DSP 处理器,所有 XDS 调试探针均支持内核和系统跟踪。

Blackhawk XDS560v2 System Trace 通过 MIPI HSPT 60 引脚连接器(带有适合 TI 14 引脚、TI 20 引脚和 ARM 20 (...)

$995.00
特性

XDS560v2 是 XDS560 系列高性能 TI 处理器调试探针(仿真器)的最新型号。XDS560v2 具有整个系列中最快的速度和最多的功能,对于 TI 微控制器、处理器和无线连接微控制器的调试来说,它是最全面的解决方案。

XDS560v2 是 XDS560 调试探针系列中最先提供系统跟踪 (STM) 功能的一款,这种类型的跟踪可以通过捕获系统事件(例如处理内核的状态、内部总线和外设)来监控整个设备。大多数 XDS560v2 模型还提供系统引脚跟踪模式,在这种模式中,系统跟踪数据被送到 XDS560v2 内的外部存储器缓冲区 (128MB),因此能够捕获大量系统事件。系统引脚跟踪数据连接需要通过额外的接线连接 JTAG 连接器。

在 XDS560 调试探针系列中,XDS560v2 PRO TRACE 是提供内核引脚跟踪功能(指令和数据)的第二代产品,这种跟踪可以捕获内核执行的所有指令并将其发送到 XDS560v2 PRO TRACE 内的外部存储器缓冲区 (1GB)。内核引脚跟踪并不干扰系统的实时行为,而且可以捕获更多的指令。内核引脚跟踪数据连接需要通过额外的接线连接 JTAG 连接器。

为了支持所有类型的引脚跟踪(指令和系统),XDS560v2 的所有型号都提供标准的 60 引脚 MIPI HSPT 连接器作为与目标之间的主要 JTAG 连接。此外,所有型号都提供针对 TI 和 ARM 标准 JTAG 连接器的模块化目标适配器(提供的适配器因型号而异)。

XDS560v2 支持传统的 IEEE1149.1 (JTAG) 仿真和 IEEE1149.7 (cJTAG),运行时的 JTAG 接口电平为 1.2V 至 +4.1V。

与传统 JTAG 相比,紧凑 JTAG (cJTAG) 有巨大的进步;因为它仅需使用两个引脚即可支持所有功能,可用于某些指定的 TI 无线连接微控制器中。

所有 XDS560v2 (...)

调试探测 下载
Spectrum Digital XDS560v2 系统跟踪 USB 和以太网
TMDSEMU560V2STM-UE XDS560v2 System Trace 是 XDS560v2 系列高性能 TI 处理器调试探针(仿真器)的第一种型号。XDS560v2 是 XDS 系列调试探针中性能最高的一款,同时支持传统 JTAG 标准 (IEEE1149.1) 和 cJTAG (IEEE1149.7)。

XDS560v2 System Trace 在其巨大的外部存储器缓冲区中加入了系统引脚跟踪。这种外部存储器缓冲区适用于指定的 TI 器件,通过捕获相关器件级信息,获得准确的总线性能活动和吞吐量,并对内核和外设进行电源管理。此外,对于带有嵌入式缓冲跟踪器 (ETB) 的所有 ARM 和 DSP 处理器,所有 XDS 调试探针均支持内核和系统跟踪。

Spectrum Digital XDS560v2 System Trace 通过 MIPI HSPT 60 引脚连接器(适合 TI 14 引脚、TI 20 引脚、ARM 20 引脚和 TI 60 (...)

$1,495.00
特性

XDS560v2 是 XDS560 系列高性能 TI 处理器调试探针(仿真器)的最新型号。XDS560v2 具有整个系列中最快的速度和最多的功能,对于 TI 微控制器、处理器和无线连接微控制器的调试来说,它是最全面的解决方案。

XDS560v2 是 XDS560 调试探针系列中最先提供系统跟踪 (STM) 功能的一款,这种类型的跟踪可以通过捕获系统事件(例如处理内核的状态、内部总线和外设)来监控整个设备。大多数 XDS560v2 模型还提供系统引脚跟踪模式,在这种模式中,系统跟踪数据被送到 XDS560v2 内的外部存储器缓冲区 (128MB),因此能够捕获大量系统事件。系统引脚跟踪数据连接需要通过额外的接线连接 JTAG 连接器。

在 XDS560 调试探针系列中,XDS560v2 PRO TRACE 是提供内核引脚跟踪功能(指令和数据)的第二代产品,这种跟踪可以捕获内核执行的所有指令并将其发送到 XDS560v2 PRO TRACE 内的外部存储器缓冲区 (1GB)。内核引脚跟踪并不干扰系统的实时行为,而且可以捕获更多的指令。内核引脚跟踪数据连接需要通过额外的接线连接 JTAG 连接器。

为了支持所有类型的引脚跟踪(指令和系统),XDS560v2 的所有型号都提供标准的 60 引脚 MIPI HSPT 连接器作为与目标之间的主要 JTAG 连接。此外,所有型号都提供针对 TI 和 ARM 标准 JTAG 连接器的模块化目标适配器(提供的适配器因型号而异)。

XDS560v2 支持传统的 IEEE1149.1 (JTAG) 仿真和 IEEE1149.7 (cJTAG),运行时的 JTAG 接口电平为 1.2V 至 +4.1V。

与传统 JTAG 相比,紧凑 JTAG (cJTAG) 有巨大的进步;因为它仅需使用两个引脚即可支持所有功能,可用于某些指定的 TI 无线连接微控制器中。

所有 XDS560v2 (...)

驱动程序和库 下载
C62x/C64x 快速运行时支持 (RTS) 库
SPRC122 C62x/64x FastRTS Library 是优化型浮点函数库,适用于使用 TMS320C62x 或 TMS320C64x 器件的 C 语言编程器。这些例程通常用于计算密集型实时应用,在这些应用中,提高执行速度至关重要。通过将当前的浮点库 (RTS) 函数替换为 FastRTS Library,可以在不重写现有代码的情况下大大加快执行速度。

该版本还包括 FastRTS Library 中可用函数子集的 C 语言实施。C 代码可让用户内联这些函数并获得更高性能。

特性

单精度和双精度数学函数 单精度和双精度转换函数
浮点加法 将浮点值转换为 32 位带符号整数值
将 32 位带符号整数值转换为浮点值
浮点减法 将浮点值转换为 40 位带符号长整数值
将 40 位带符号长整数值转换为浮点值
浮点乘法 将浮点值转换为 32 位无符号整数值
将 32 位无符号整数值转换为浮点值
浮点倒数 将浮点值转换为 40 位无符号长整数值
将 40 位无符号长整数值转换为浮点值
浮点减法 将双精度浮点值转换为单精度浮点值
将单精度浮点值转换为双精度浮点值
驱动程序和库 下载
TMS320C6000 DSP 库 (DSPLIB)
SPRC265 TMS320C6000 Digital Signal Processor Library (DSPLIB) is a platform-optimized DSP function library for C programmers. It includes C-callable, general-purpose signal-processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)
特性

Optimized DSP routines including functions for:

  • Adaptive filtering
  • Correlation
  • FFT
  • Filtering and convolution: FIR, biquad, IIR, convolution
  • Math: Dot products, max value, min value, etc.
  • Matrix operations
驱动程序和库 下载
IDE、配置、编译器和调试器 下载
C6000 代码生成工具 - 编译器
C6000-CGT — TI C6000 C/C++ 编译器和汇编语言工具支持开发适用于 TI C6000 数字信号处理器平台的应用,包括 C66x 多核处理器、C674x 和 C64x+ 单核数字信号处理器。
特性
  • 在 v8.3.0 和更高版本的 C6000 代码生成工具中提供:
    • 支持 C++14 标准 ISO/IEC 14882:2014(不再支持 C++03)
  • 在 v8.2.0 和更高版本的 C6000 代码生成工具中提供:
    • 将浮点值转换为无符号字符或短整型字符时,不再生成 RTS 库调用
    • 提高了 OpenCL-C 矢量类型的性能
  • 在 v8.1.0 和更高版本的 C6000 代码生成工具中提供:
    • 编译 OpenCL-C 内核时,缩短了编译时间,减小了内存使用量

TI 编译器支持

TI 拥有一个快速响应的活跃 E2E™ 社区,该社区为 TI 编译器提供了支持。

设计工具和仿真

仿真模型 下载
SPRM016.ZIP (25 KB) - IBIS Model
仿真模型 下载
SPRM022C.ZIP (5 KB) - BSDL Model

CAD/CAE 符号

封装 引脚 下载
BGA MICROSTAR (GHK) 288 了解详情
BGA MICROSTAR (ZHK) 288 了解详情
NFBGA (GWT) 288 了解详情
NFBGA (ZWT) 288 了解详情

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持