ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
| JESD204C 串行器/解串器接口 [15:0]SRX-/+ | ||||||
| fSERDESMAX | 串行器/解串器比特率最大值 | 32.5 | Gbps | |||
| fSERDESMIN | 串行器/解串器比特率最小值 | 1.5 | Gbps | |||
| fREFMAX | 串行器/解串器 PLL 基准频率最大值 | 2040 | MHz | |||
| fREFMIN | 串行器/解串器 PLL 基准频率最小值 | 82 | MHz | |||
| fVCOMAX | 串行器/解串器 PLL 频率最大值 | 16.25 | GHz | |||
| fVCOMIN | 串行器/解串器 PLL 频率最小值 | 8.125 | GHz | |||
| SJLF | 低频正弦抖动容限 | 20kHz | 5 | UI | ||
| SJHF | 高频正弦抖动容限 | 20MHz | 0.05 | UI | ||
| BHPUJ | 有界高概率非相关抖动容限 | 0.25 | UI | |||
| BHPCJ | 有界高概率相关抖动容限 | 0.2 | UI | |||
| TUJ | 总抖动容限(2) | 0.7 | UI | |||
| BOOSTCTLE | 相对于直流,CTLE 在数据速率奈奎斯特频率下的升压 | 9 | dB | |||
| RLDIFF | 差分回波损耗 | fIN = 0.275 - 0.75*fSERDES | -9.7 | dB | ||
| 延迟 | ||||||
| TDACCLK | DAC 时钟周期 | 1 / fCLK | ||||
| tPD(RX) | 串行器/解串器 RX 模拟传播延迟 | 串行器/解串器 RX 模拟传播延迟 | 250 | ps | ||
| tPDI | 输入时钟上升沿交叉至输出采样交叉 | 输入时钟上升沿交叉至输出采样交叉 | 250 | ps | ||
| tDAC_LAT | 从 SYSREF 上升沿到 DAC 输出的数字路径延迟 | 请参阅“XLS 计算器” | ||||
| tRELEASE | 从 SYSREF 上升沿到弹性缓冲器释放的延迟 | 请参阅“XLS 计算器” | ||||
| tRXIN | 从 SERDES 输入到弹性缓冲器释放的延迟 | 请参阅“XLS 计算器” | ||||
| 串行编程接口 | ||||||
| fS_C | 串行时钟频率 | 15 | MHz | |||
| tP | 串行时钟周期 | 33 | ns | |||
| tPH | 串行时钟脉冲宽度高电平 | 16 | ns | |||
| tPL | 串行时钟脉冲宽度低电平 | 16 | ns | |||
| tSU | SDI 设置 | 8 | ns | |||
| tH | SDI 保持 | 1.5 | ns | |||
| tIZ | SDI 三态 | 3 | ns | |||
| tODZ | SDO 被驱动至三态 | 200fF 负载 | 0 | 6 | ns | |
| tOZD | SDO 三态到被驱动 | 200fF 负载 | 0 | 6 | ns | |
| tOD | SDO 输出延迟 | 200fF 负载 | 0 | 6 | ns | |
| tCSS | SCS 设置 | 8 | ns | |||
| tCSH | SCS 保持 | 1.5 | ns | |||
| tIAG | 接入间隙 | 16 | ns | |||
| tCRS | SCS 设置为 RESET | RESET 上升沿 | 0 | ns | ||
| tCSH | SCS 保持至 RESET | RESET 上升沿 | 30 | ns | ||
| 快速重新配置 (FR) 和触发接口 | ||||||
| FTRIGCLK | FRCLK 频率 | 200 | MHz | |||
| tTRIGCLK_P | FRCLK 周期 | 5 | ns | |||
| tTRIGCLK_PH | FRCLK 脉冲宽度高电平 | 2.4 | ns | |||
| t FRCLK_PL | FRCLK 脉冲宽度低电平 | 2.4 | ns | |||
| t TRIG0_3_SU | TRIG[3:0] 设置 | 相对于 TRIGCLK 输出上升沿(3) | 2.6 | ns | ||
| tTRIG0_3_H | TRIG[3:0] 保持 | 相对于 TRIGCLK 输出上升沿(3) | 0.5 | ns | ||
| tTRIG4_SU | TRIG4 设置 | 相对于 TRIGCLK 输出上升沿(3) | 2.5 | ns | ||
| tTRIG4_H | TRIG4 保持 | 相对于 TRIGCLK 输出上升沿(3) | 0.6 | ns | ||
| tFR_IAG | 接入间隙 | 5 | ns | |||
| tFR_PFIRWAIT | 设置 FR_PFIR_PROG = 1 后的等待时间 | 1024 | DACCLK | |||
| PLL/VCO 特性 | ||||||
| fREF | 参考时钟频率 | 0.1 | 3 | GHz | ||
| fDACCLK | 具有转换器 PLL/VCO 的 DAC 采样时钟 | 8.125 | 17 | GHz | ||
| PLLRATIO | 基准时钟与 VCO 频率之比(4) | 6 | 255 | |||
| PLLDIV | VCO 频率与 DAC 采样时钟之比 | 1 | 1 | |||
| PNPLL | PLL/VCO 相位噪声,fREF = 2GHz(1) | fVCO= 16GHz,100Hz 偏移 | -102 | dBc/Hz | ||
| fVCO= 16GHz,1KHz 偏移 | -112 | dBc/Hz | ||||
| fVCO= 16GHz,10kHz 偏移 | -122 | dBc/Hz | ||||
| fVCO= 16GHz,100kHz 偏移 | -129 | dBc/Hz | ||||
| fVCO= 16GHz,1MHz 偏移 | -132 | dBc/Hz | ||||
| fVCO= 16GHz,10MHz 偏移 | -130 | dBc/Hz | ||||
| fVCO= 16GHz,100MHz 偏移 | -139 | dBc/Hz | ||||
| PNPLLINT | 1kHz 至100MHz,fREF = 2GHz(1) | fVCO = 20GHz | -55 | dBc | ||