ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
请参考 PDF 数据表获取器件具体的封装图。
该器件需要一个运行时钟(名为 DACCLK),该时钟的运行频率与 NRZ、RTZ 和射频模式下的 DAC 内核采样率相等,或者是 DES 模式下 DAC 内核采样率的一半。时钟子系统如图 7-8. 所示。输入时钟可以直接采用 DACCLK 频率,也可以在使用 PLL/VCO (CPLL) 来生成 DACCLK 时,采用参考频率。使用内部 PLL/VCO 时,无法实现多器件同步。