ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
表 8-219 列出了 SerDes_PLL 寄存器的存储器映射寄存器。表 8-219 中未列出的所有寄存器偏移地址都应视为保留的位置,并且不应修改寄存器内容。
| 偏移 | 首字母缩写词 | 寄存器名称 | 部分 |
|---|---|---|---|
| 0x228 | SPLL_STATUS | 节 8.3.11.1 | |
| 0x229 | SPLL_STATUS2 | 节 8.3.11.2 |
复杂的位访问类型经过编码可适应小型表单元。表 8-220 展示了适用于此部分中访问类型的代码。
| 访问类型 | 代码 | 说明 |
|---|---|---|
| 读取类型 | ||
| R | R | 读取 |
| R-0 | R -0 | 读取 返回 0 |
| 写入类型 | ||
| W | W | 写入 |
| W1C | W 1C | 写入 1 以清零 |
| 复位或默认值 | ||
| -n | 复位后的值或默认值 | |
SPLL_STATUS 如表 8-221 所示。
返回到汇总表。
| 位 | 字段 | 类型 | 复位 | 说明 |
|---|---|---|---|---|
| 7-1 | RESERVED | R | 0x0 | 保留 |
| 0 | SPLL_LOCK_LOST | R/W1C | X | 只要来自 SPLL 的 LOCK 信号为低电平,就会设置此位。这是一个粘滞位(即使 SPLL 获得锁定也保持置位状态)。写入 1 表示清除。这用于调试目的,并允许 SPI 监测 SPLL 是否失去锁定(即使短暂失去锁定)。 |
表 8-222 展示了 SPLL_STATUS2。
返回到汇总表。
| 位 | 字段 | 类型 | 复位 | 说明 |
|---|---|---|---|---|
| 7-6 | RESERVED | R | 0x0 | 保留 |
| 5 | SPLL_NO_LOCK | R | X | 这表示 SPLL 已完成校准,但无法保持或维持稳定锁定。如果实现了锁定,但随后持续丢失(可能是由于参考时钟频率的变化),也会发生这种情况。 |
| 4 | SPLL_CORE_GAP | R | X | 如果 SPLL 检测到内核之间的频差,则返回 1。如果发生这种情况,SPLL 可能存在故障。 |
| 3 | SPLL_REF_SLOW | R | X | 如果 SPLL 基准时钟太慢以至于 SPLL 无法锁定,则返回 1。如果发生这种情况,请验证 SPLL 设定(REFDIV 和 MPY)。 |
| 2 | SPLL_REF_FAST | R | X | 如果 SPLL 基准时钟过快而无法锁定 SPLL,则返回 1。如果发生这种情况,请验证 SPLL 设定(REFDIV 和 MPY)。 |
| 1 | SPLL_VCAL_DONE | R | X | 返回 1 以指示 SPLL 校准已完成。设置 SYS_EN 后会进行校准,而 JESD_M 为非零且 VCAL_EN=1。 |
| 0 | RESERVED | R | 0x0 | 保留 |