ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
为器件定义了多种不同的延迟,如图 7-53 所示并列于表 7-68 中。这些参数中有许多取决于芯片配置(JMODE、LT、JENC、RBD、NCO_EN、MXMODE (DES2X)、PFIR_EN、PFIR_MODE)。TI 提供了 Excel 电子表格计算器,用于计算不同运行模式下的器件延迟。
在 JESD204C 子类 0 操作中,从串行器/解串器输入到 DAC 输出的延迟称为 TDAC_LAT0,不具有确定性,Excel 电子表格计算器中提供了最小和最大范围。
在 JESD204C 子类 1 操作中,从 SYSREF 输入到 DAC 输出的延迟 TDAC_LAT 是确定性的,并在 Excel 电子表格计算器中提供。JESD204C 发送器到 RxFIFO 输出的 JESD204C 链路也可能具有确定性延迟,前提是 RBD 值设置正确(适当的条件取决于 SYSREF 和链路路径的延迟,如图 7-53 所示)。
| 延迟参数 | 定义 |
|---|---|
| TRELEASE | 从跟随 SYSREF 上升沿的 DACCLK 上升沿到弹性缓冲器释放事件的延迟。(仅限子类 1。) |
| TDAC_LAT | 从跟随 SYSREF 上升沿的 DACCLK 上升沿到 SYSREF 在 DAC 输出端启动首次多帧/扩展多块采样的时间的延迟(仅限子类 1)。 |
| TRxIN | 从接收器数据输入到弹性缓冲器输入的延迟,包括弹性缓冲器的最短设置时间。这是非确定性的,因此提供了最小和最大限制。 |
| TTxOUT | 从发送器器件 SYSREF 输入,到发送器 (Tx) 输出的多帧或 EMB 边界信号抵达接收器 (Rx) 之间的延迟。 |
| TDAC_LAT0 | 从接收器数据输入(多帧/EMB 边界)到 DAC 输出上启动的首次多帧采样的延迟。这是非确定性的,因此提供了最小和最大限制(仅限子类 0)。 |