ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
| 特性/规格 | DAC39RF20 第 1 代 | DAC39RF2x 第 2 代 | |
|---|---|---|---|
| PLL/VCO | FDACCLK | 8.125GHz ≤ FDACCLK ≤ 17GHz | 0.8GHz ≤ FDACCLK ≤ 22GHz |
| PLL 输出分频器 | 仅限 1x | 1、2、4、8 或 16倍 | |
| CPLL_MPY | 8 至 99 | 6 至 256 | |
| 相位噪声 | 在 100kHz≤FOFFSET≤10MHz 范围内,改善 5dB | ||
| 多器件同步 | 否 | 是 | |
| 针对 FDACCLK<10GHz 的 SYSREF 窗口功能 | 否 | 是 | |
| 时间戳输出 | 否 | 是 | |
| SPI 可读温度传感器 | 否(温度二极管可用) | 是 | |
| 串行器/解串器信号丢失探测器 | 否 | 是 | |
| 最大 SPI 时钟频率 | 15MHz | > 50MHz(目标) | |
| DDS 流触发器 | AMP = 0 | AMP = 0 和 PHASE[0]=1 | |
| SOFT_RESET | 不能正确清除 0x0080 至 0x00FE 地址范围内的寄存器。使用外部复位。 | 固定 | |
| HD2 | 提高了 10 到 20dB | ||