ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
该器件的时钟和 SYSREF 路径上有多个可用延迟,可用于器件和 SYSREF 对齐(请参阅图 7-9)。时钟路径中有一个可编程反转和延迟细调 DADJ,它由 TADJ 寄存器(当 SRCAL_EN = 0 时)或自动 SYSREF 校准引擎(当 SRCAL_EN = 1 时)控制。在 SYSREF 路径中有一个由 T SYS 控制的延迟细调 DSYS。TSYS 的初始值由 TSYS 寄存器(SRCAL_EN =0 或 SRTRK_EN=0)控制,然后由自动 SYSREF 校准引擎控制(当 SRCAL_EN =1 且 SRTRK_EN=1 时)。当 SRCAL_EN =1 时,可通过 TADJ_CAL 和 TSYS_CAL 寄存器读取自动 SYSREF 校准和跟踪值。
延迟寄存器包含 3 个延迟字段:粗调、中调和精调。每个字段中,数值 0 对应最小延迟。延迟范围和步长的规格见节 6.8。
| 寄存器位 | 说明 |
|---|---|
| 18:14 | 32 步粗调延迟 |
| 13:10 | 13 步中调延迟 – 不允许值 >12 |
| 9:0 | 1024 步细调延迟 |