ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
该器件包含一个可设定 FIR 滤波器 (PFIR),该滤波器放置在通道接合器之后和 DES 内插器之前(使用时,也可以是 DAC 编码器),或放置在 DUC 的输入端。当放置在通道接合器的输出端时,PFIR 可以均衡完整的 DAC 奈奎斯特区域(单边沿时钟)。当放置在 DUC 的输入端时,可以分离 PFIR,以便为每个 DUC 输入提供单独的滤波器,并可在信号带宽内进行均衡。由于 DUC 输入端的采样率较低,因此 PFIR 有更多可用的滤波器抽头。同样,滤波器覆盖的时间范围更长(采样率较低时的抽头更多),从而提高了滤波器的频率分辨率。
| PFIR 行为/特性 | PFIR 的放置 | |
|---|---|---|
| PFIR 放置在通道接合器之后(实数模式)(PFIR_MODE=0) | PFIR 放置在 DUC 通道之前(复数模式)(PFIR_MODE>0) | |
| 支持的通道数量 | 多达 2 个实数通道 | 1、2 或 4 个复数通道,具体取决于 PFIR_MODE |
| 复数支持 | PFIR 输入、输出和系数均为实数(非复数) | PFIR 输入、输出和系数均为复数 |
| 采样速率 | FDACCLK | FDACCLK/LT |
| 系数的数量(抽头数) | 24 个实系数 | 取决于 LT 和 PFIR_MODE |
| 反射模式支持 | 是,请参阅“PFIR 反射消除”部分 | 否 |
| 支持 DSP_MODEn 设置 | 支持任何 DSP_MODEn | 仅支持 DUC 模式 |
| 支持的插值 (LT) | 支持所有内插因子 | 仅支持 4x – 32x。 |
| 广播支持 | 是,通道 0 可广播到 DAC1(请参阅 PFIR_BC) | 否 |
| 减少了抽头数量 | 否,始终使用 24 个抽头 | 是,请参阅 PFIR_LEN |
PFIR 系数分辨率为 16 位。表 7-30 根据 PFIR 位置和模式提供滤波器抽头的最大数量。
| PFIR_MODE 设置 | PFIR 位置 | 最多通道数 | 内插 | 每通道的最大抽头数 |
|---|---|---|---|---|
| 0 | 通道接合器输出 | 2 个实数 DAC 通道 | (1x - 256x) | 24 |
| 1 | DUC0 之前 | 1 个复数 DUC 通道 | 4x | 48 |
| 6x | 48 | |||
| 8x | 96 | |||
| 12x | 96 | |||
| 16x | 192 | |||
| 24x | 192 | |||
| 32x | 384 | |||
| 2 | 在 DUC0 和 DUC1 之前 | 2 个 复数 DUC 通道 | 4x | 24 |
| 6x | 24 | |||
| 8x | 48 | |||
| 12x | 48 | |||
| 16x | 96 | |||
| 24x | 96 | |||
| 32x | 192 | |||
| 3 | 在 DUC0、DUC1、DUC2 和 DUC3 之前 | 4 个 复数 DUC 通道 | 8x | 24 |
| 12x | 24 | |||
| 16x | 48 | |||
| 24x | 48 | |||
| 32x | 96 |