ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
PLL 输出频率由基准时钟频率 (FRX = FVCO/2) 和 PLL 倍频因子决定,详见基准时钟。然而,PLL 输出频率仅在有限范围内工作,因此提供了速率设置以支持广泛的线路速率。
线速率 (FBIT) 和 VCO 频率 (F VCO) 之间的关系取决于用户定义的速率设置,如表 7-34 所列。
| RATE 字段 | 说明 | 线速率 | 支持的线速率 |
|---|---|---|---|
| 0 | 全速率 | 2 * FVCO | 16.25Gbps-32.5Gbps |
| 1 | 半速率 | 1 * FVCO | 8.125Gbps-16.25Gbps |
| 2 | 四分之一速率 | 0.5 * FVCO | 4.0625Gbps-8.125Gbps |
| 3 | 八分之一速率 | 0.25 * FVCO | 2.03125Gbps-4.0625Gbps |
| 4 | 十六分之一速率 | 0.125 * FVCO | 1.015625Gbps-2.03125Gbps |