ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
通过根据寄存器 TRIGC_DIV 对 DAC 时钟进行分频,生成同步触发时钟。分频器在 SYSREF 的每个上升沿复位。如果检测到重新对齐触发时钟分频器的 SYSREF 边沿,则设置 CLK_REALIGNED。触发时钟用于闩锁同步触发接口。
要使触发时钟有效,必须设置 SYS_EN = 1,并且 TRIG_TYPEn 值中的至少一个值必须为 4 或 6。如果 TRIGC_OUT_EN = 1 且 FR_EN = 0,则在 TRIGCLK 输出端驱动触发时钟。或者,用户可以使用 ALARM_SEL 在 ALARM 引脚上输出触发时钟(如果 TRIGCLK 引脚因为被分配给 FRI 接口而不可用,则这很有用)。如果 FR_EN = 1,则 TRIGCLK 成为闩锁 FR 数据的输入。
当 TRIGC_DIV 为偶数且大于零(TRIGC_DIV+1 为奇数)时,输出时钟的高电平时间比低电平时间少 32 个 DACCLK 周期。