ZHCSYD5 June 2025 DAC39RF20
ADVANCE INFORMATION
触发 DSP 块的确定性方法有多种:通过 JESD204C 接口的 LSB、触发引脚或经由 SYSREF。表 7-23 中列出了每个触发方法的延迟参数。TSYSREF_NCO、TSYSREF_VEC、TTRIG_NCO 和 TTRIG_VEC 的值取决于器件配置,并在德州仪器 (TI) 提供的延迟计算器电子表格中提供。TJSYNC_NCO 的值在表 7-24 中提供。
| 延迟参数 | 说明 |
|---|---|
| TSYSREF_NCO | 从 SYSREF 采样高电平(通过 DACCLK)到 DAC 输出响应 NCO 同步事件(由 SYSREF 触发)的延迟。 |
| TSYSREF_VEC | 从 SYSREF 采样高电平(到触发 NCO)到 DAC 输出(矢量模式)(DACCLK 周期)的延迟 |
| TTRIG_NCO | 从 TRIGn 采样高电平到 DAC 输出的延迟(DUC/流/DDS-SPI)(DACCLK 周期) |
| TTRIG_VEC | 从 TRIGn 采样高电平到 DAC 输出的延迟(矢量模式)(DACCLK 周期) |
| TJSYNC_NCO | 通过内插滤波器到 NCO 的延迟减去同步 NCO 的 LSB 的延迟。仅在使用输入数据的 LSB 来同步 NCO 时适用。为了使输入采样 n 成为第一个与新 NCO 频率或相位混合的采样,在采样 n’ = n+TJSYNC_NCO/LT 时,LSB 可以被拉高。请注意,n' 可以是非整数值,因为同步路径并非总是输入采样周期的整数倍。请参阅 表 7-24 |
| 内插因子 (LT) | TJSYNC_NCO [DACCLK 周期](1) |
|---|---|
| 4 | -148、-152、-156、-160、-164、-168、-172、-176 |
| 6 | -70、-76、-82、-86、-88、-92、-94、-98、-100、-104、-106、-110、-112、-116、-122、-128 |
| 8 | 10、18、26、34 |
| 12 | 90、102、106、114、118、126、130、142 |
| 16 | 262、278 |
| 24 | 406、422、430、446 |
| 32 | 624 |
| 48 | 896、912 |
| 64 | 1404 |
| 96 | 2036 |
| 128 | 2932 |
| 192 | 4212 |
| 256 | 6004 |