ZHCSQC0C June 2022 – April 2025 ADC12DJ5200-SP
PRODUCTION DATA
器件的时钟子系统具有两种输入信号:器件时钟(CLK+、CLK–)和 SYSREF(SYSREF+、SYSREF–)。时钟子系统内有无噪声孔径延迟调节(tAD 调节)、时钟占空比校正器和 SYSREF 采集块。图 6-118 介绍了时钟子系统。
图 6-2 时钟子系统器件时钟用作 ADC 内核的采样时钟,以及数字处理和串行器输出的时钟。使用低噪声(低抖动)器件时钟,以保持 ADC 内的高信噪比 (SNR)。在双通道模式下,在器件时钟的上升沿对每个输入的模拟输入信号进行采样。在单通道模式下,器件时钟的上升沿和下降沿都用于捕获模拟信号,以降低 ADC 所需的最大时钟速率。无噪声孔径延迟调整(tAD 调整)使用户能够以精细的步长移动 ADC 的采样实例,从而同步多个 ADC12DJ5200-SP 或对系统延迟进行微调。器件中实现了占空比校正功能,可在保持高性能的同时降低对外部器件时钟的要求。表 6-4 总结了双通道模式和单通道模式下的器件时钟接口。
| 工作模式 | 采样率与 fCLK 的关系 | 采样时刻 |
|---|---|---|
| 双通道模式 | 1 × fCLK | 上升沿 |
| 单通道模式 | 2 × fCLK | 上升沿和下降沿 |
SYSREF 是一种系统时序基准,用于确定性延迟的 JESD204C 子类 1 实现。SYSREF 用于实现确定性延迟和多器件同步。为了实现可重复延迟和同步,必须用正确的器件时钟边沿捕获 SYSREF。ADC12DJ5200-SP 具有 SYSREF 窗口化和自动 SYSREF 校正功能,可降低对外部时钟电路的要求并简化同步过程。SYSREF 可以作为单个脉冲或周期时钟实现。在周期性实现中,SYSREF 必须等于 8B/10B 编码模式下的本地多帧时钟频率,或其整数分频,或 64B/66B 编码模式下的本地扩展多块时钟频率。方程式 2 用于计算 8B/10B 编码模式下的有效 SYSREF 频率和 64B/66B 编码模式下的 方程式 3。


其中