ZHCSQC0C June 2022 – April 2025 ADC12DJ5200-SP
PRODUCTION DATA
在前台校准模式下,每个输入和每个 ADC 内核的输入失调电压可通过 SPI 寄存器进行调整。OADJ_A_FG0_VINx 和 OADJ_A_FG90_VINx 寄存器(寄存器 0x344 到 0x34A)用于在采样模拟输入 x 时调整 ADC 内核 A 的失调电压(其中 x 是指 A 表示 INA±、B 表示 INB±)、其中 FG0 寄存器用于双通道模式,FG90 用于单通道模式。OADJ_B_FG0_VINx 用于在对采样输入 x 时调整 ADC 内核 B 的失调电压。OADJ_B_FG0_VINx 适用于单通道模式和双通道模式。要在双通道模式下调整失调电压,只需调整对所需输入进行采样的 ADC 内核的失调电压。在单通道模式下,ADC 内核 A 的失调量和 ADC 内核 B 的失调量必须一起调整。单通道模式下两个内核失调的差异将导致 fS/2 处产生独立于输入的杂散。这些寄存器可用于补偿单通道模式下的 fS/2 杂散。更多信息,请参阅校准模式和修整部分。