ZHCSQZ6B july 2022 – july 2023 TAS2781
PRODUCTION DATA
TAS2781 D 类输出使用 Y 桥配置来提高播放期间的效率。LVS () 在内部用于在 PVDDH 和 PVDDL 电源之间进行选择。当 PVDDH 和 PVDDL 都提供给器件时,通过将 CDS_MODE[1:0] 位设置为 2'b00 来启用此功能。如果未配置为 Y 桥模式,即使发生削波,该器件也将仅使用选定的 D 类输出电源。该器件可以仅使用 PVDDH 来提供 D 类输出。在此配置中,PVDDL 可以由外部电源提供(寄存器位 PVDDL_MODE=0)或由内部 LDO 生成(寄存器位 PVDDL_MODE[7]=1)。在这种情况下,CDS_MODE[7:6] 位应设置为 2'b10。在 PVDDL 上具有低功耗的 TAS2781 Y 桥仅可用于在接近空闲时以非常低的功率切换到 PVDDL 电源轨。这将减少接近空闲时的 D 类输出摆幅,并限制 PVDDL 电源的电流要求。对于此模式,将 CDS_MODE[7:6] 寄存器设置为 2'b11。
有关对电源工作模式进行编程的详细信息,请参阅第 11.1 节。
由第 8.4.2.7 节确定的 D 类电源的变化(PVDDL 到 PVDDH)相对于输入信号交叉阈值有延迟,可以使用第 8.9.60 节中寄存器的 CDS_DLY[1:0] 位对其进行编程。
在 Y 桥模式下,如果 PVDDH 降至低于 (PVDDL + 2.5V) 电平,那么 Y 桥将停止在电源之间切换,并保持在 PVDDH 电源上。