ZHCSXN5A December 2024 – July 2025 AM2752-Q1 , AM2754-Q1
PRODUCTION DATA
| 编号 | 参数 | 说明 | 模式 | 最小值 | 最大值 | 单位 |
|---|---|---|---|---|---|---|
| O19 | tsu(D-CLK) | 建立时间,在有效 OSPI0_CLK 边沿之前 OSPI0_D[7:0] 有效 | 1.8V,具有内部 PHY 环回的 SDR | 4.8 | ns | |
| 3.3V,具有内部 PHY 环回的 SDR | 5.19 | ns | ||||
| O20 | th(CLK-D) | 保持时间,在有效 OSPI0_CLK 边沿之后 OSPI0_D[7:0] 有效 | 1.8V,具有内部 PHY 环回的 SDR | -0.5 | ns | |
| 3.3V,具有内部 PHY 环回的 SDR | -0.5 | ns | ||||
| O21 | tsu(D-LBCLK) | 建立时间,在有效 OSPI0_DQS 边沿之前 OSPI0_D[7:0] 有效 | 1.8V,具有外部电路板环回的 SDR | 0.6 | ns | |
| 3.3V,具有外部电路板环回的 SDR | 0.9 | ns | ||||
| O22 | th(LBCLK-D) | 保持时间,在有效 OSPI0_DQS 边沿之后 OSPI0_D[7:0] 有效 | 1.8V,具有外部电路板环回的 SDR | 1.7 | ns | |
| 3.3V,具有外部电路板环回的 SDR | 2.0 | ns |