ZHCSXN5A December 2024 – July 2025 AM2752-Q1 , AM2754-Q1
PRODUCTION DATA
R5FSS 是 ARM® Cortex®-R5F 处理器的双核实现,配置为双核(分离)或锁步操作模式。R5FSS 还包括附带的存储器(L1 高速缓存和紧密耦合存储器)、标准 Arm® CoreSight™ 调试和布线架构、集成式矢量中断管理器 (VIM)、ECC 聚合器以及支持协议转换和地址转换的各种包装器,以便于集成到 SoC。该器件最多支持两个 R5FSS 模块,可构成全部 4 个可能的功能内核(双核模式)或 2 个功能内核(锁步模式)。
Arm® Cortex®-R5F 处理器是一种 Cortex-R5 处理器,包含可选的浮点单元 (FPU) 扩展。
有关更多信息,请参阅器件 TRM 的处理器和加速器 一章中的 Arm Cortex-R5F 子系统 一节。