ZHCSXN5A December 2024 – July 2025 AM2752-Q1 , AM2754-Q1
PRODUCTION DATA
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
| 模拟输入 | ||||||
| VMCU_ADC0[7:0] | 满标量程输入范围 | VSS | VDDA_ADC0 | V | ||
| DNL | 微分非线性 | -1 | 0.5 | 4 | LSB | |
| INL | 积分非线性 | ±1 | ±4 | LSB | ||
| LSBGAIN-ERROR | 增益误差 | ±2 | LSB | |||
| LSBOFFSET-ERROR | 偏移误差 | ±2 | LSB | |||
| CIN | 输入采样电容 | 5.5 | pF | |||
| SNR | 信噪比 | 输入信号:-0.5dB 满量程的 200kHz 正弦波 | 70 | dB | ||
| THD | 总谐波失真 | 输入信号:-0.5dB 满量程的 200kHz 正弦波 | 73 | dB | ||
| SFDR | 无杂散动态范围 | 输入信号:-0.5dB 满量程的 200kHz 正弦波 | 76 | dB | ||
| SNR(PLUS) | 信噪比和失真 | 输入信号:-0.5dB 满量程的 200kHz 正弦波 | 69 | dB | ||
| RMCU_ADC0_AIN[7:0] | MCU_ADC0_AIN[7:0] 的输入阻抗 | f = 输入信频率 | [1/((65.97 × 10–12) × fSMPL_CLK)] | LSB | ||
| IIN | 输入漏电流 | MCU_ADC0_AIN[7:0] = VSS | -10 | µA | ||
| MCU_ADC0_AIN[7:0] = VDDA_ADC0 | 24 | µA | ||||
| 采样动态 | ||||||
| FSMPL_CLK | SMPL_CLK 频率 | 60 | MHz | |||
| tC | 转换时间 | 13 | ADC0 SMPL_CLK 周期 | |||
| tACQ | 采集时间 | 2 | 257 | ADC0 SMPL_CLK 周期 | ||
| TR | 采样率 | ADC0 SMPL_CLK = 60MHz | 4 | MSPS | ||
| CCISO | 通道间隔离 | 100 | dB | |||
| 通用输入模式(1) | ||||||
| VIL | 输入低电平阈值 | 0.35 × VDDA_ADC0 | V | |||
| VILSS | 输入低电平阈值稳态 | 0.35 × VDDA_ADC0 | V | |||
| VIH | 输入高电平阈值 | 0.65 × VDDA_ADC0 | V | |||
| VIHSS | 输入高电平阈值稳态 | 0.65 × VDDA_ADC0 | V | |||
| VHYS | 输入迟滞电压 | 200 | mV | |||
| IIN | 输入漏电流 | VI = 1.8V 或 0V | 6 | µA | ||