ZHCSXN5A December 2024 – July 2025 AM2752-Q1 , AM2754-Q1
PRODUCTION DATA
| 编号 | 参数 | 说明 | 模式 | 最小值 | 最大值 | 单位 |
|---|---|---|---|---|---|---|
| O1 | tc(CLK) | 周期时间,OSPI0_CLK | 1.8V,SDR,DDR | 6 | 10 | ns |
| 3.3V,SDR,DDR | 7.5 | 10 | ns | |||
| O2 | tw(CLKL) | 脉冲持续时间,OSPI0_CLK 低电平 | SDR,DDR | 0.475P(1) – 0.3 | ns | |
| O3 | tw(CLKH) | 脉冲持续时间,OSPI0_CLK 高电平 | SDR,DDR | 0.475P(1) – 0.3 | ns | |
| O4 | td(CSn-CLK) | 延迟时间,OSPI0_CSn[1:0] 有效边沿到 OSPI0_CLK 上升沿 | SDR,DDR | 0.475P(1) + (0.975 × M(2) × R(4)) + 0.04TD(5) – 1 | 0.525P(1) + (1.025 × M(2) × R(4)) + 0.11TD(5) + 1 | ns |
| O5 | td(CLK-CSn) | 延迟时间,OSPI0_CLK 上升沿到 OSPI0_CSn[1:0] 无效边沿 | SDR,DDR | 0.475P(1) + (0.975 × N(3) × R(4)) - 0.04TD(5) - 1 | 0.525P(1) + (1.025 × N(3) × R(4)) - 0.11TD(5) + 1 | ns |
| O6 | td(CLK-D) | 延迟时间,OSPI0_CLK 有效边沿到 OSPI0_D[7:0] 转换 | SDR,DDR | (6) | (6) | ns |
| tDIVW | 数据无效窗口(O6 最大值 - 最小值) | SDR,DDR | 1.6 | ns |