ZHCSXN5A December 2024 – July 2025 AM2752-Q1 , AM2754-Q1
PRODUCTION DATA
| 编号 | 参数 | 说明 | 模式 | 最小值 | 最大值 | 单位 |
|---|---|---|---|---|---|---|
| O15 | tsu(D-DQS) | 建立时间,在有效 OSPI0_DQS 边沿之前 OSPI0_D[7:0] 有效 | 具有 DQS 的 DDR | (1) | ns | |
| O16 | th(DQS-D) | 保持时间,在有效 OSPI0_DQS 边沿之后 OSPI0_D[7:0] 有效 | 具有 DQS 的 DDR | (1) | ns | |
| O21 | tsu(D-DQS) | 建立时间,在有效 OSPI0_DQS 边沿之前 OSPI0_D[7:0] 有效 | 具有外部电路板环回的 SDR | (1) | ns | |
| O22 | th(DQS-D) | 保持时间,在有效 OSPI0_DQS 边沿之后 OSPI0_D[7:0] 有效 | 具有外部电路板环回的 SDR | (1) | ns | |
| tDVW | 数据有效窗口 (O15 + O16) | 1.8V,具有 DQS 的 DDR | 1.6 | ns | ||
| 3.3V,具有 DQS 的 DDR | 2.2 | ns | ||||
| 数据有效窗口 (O21 + O22) | 1.8V,具有外部电路板环回的 SDR | 2.3 | ns | |||
| 3.3V,具有外部电路板环回的 SDR | 2.9 | ns |