ZHCSXN5A
December 2024 – July 2025
AM2752-Q1
,
AM2754-Q1
PRODUCTION DATA
1
1
特性
2
应用
3
说明
3.1
功能方框图
4
器件比较
4.1
相关产品
5
端子配置和功能
5.1
引脚图
5.1.1
ANJ 引脚图
5.2
引脚属性
12
13
5.3
信号说明
15
5.3.1
ADC
17
5.3.2
音频时钟基准
19
5.3.3
CPSW
21
22
23
24
25
5.3.4
CPTS
27
5.3.5
ECAP
29
30
31
32
33
34
5.3.6
仿真和调试
36
37
5.3.7
EPWM
39
40
41
42
5.3.8
GPIO
44
45
46
5.3.9
HYPERBUS
48
5.3.10
I2C
50
51
52
53
54
55
56
57
5.3.11
MCAN
59
60
61
62
63
5.3.12
MCASP
65
66
67
68
69
5.3.13
MLB
71
5.3.14
MMC
73
5.3.15
OSPI
75
76
5.3.16
电源
78
5.3.17
保留和无连接
80
5.3.18
系统和其他
82
83
84
85
5.3.19
SPI
87
88
89
90
91
5.3.20
计时器
93
94
5.3.21
UART
96
97
98
99
100
101
102
103
5.3.22
USB
105
5.4
引脚连接要求
6
规格
6.1
绝对最大额定值
6.2
用于 AEC-Q100 器件的静电放电 (ESD)
6.3
用于非 AEC - Q100 器件的静电放电 (ESD)
6.4
上电小时数 (POH) 摘要
6.5
汽车温度曲线
6.6
建议运行条件
6.7
运行性能点
6.8
功耗摘要
6.9
电气特性
6.9.1
I2C 开漏和失效防护 (I2C OD FS) 电气特性
6.9.2
失效防护复位(FS 复位)电气特性
6.9.3
高频振荡器(MCU_OSC0 和 OSC1)电气特性
6.9.4
低频振荡器 (WKUP_LFOSC0) 电气特性
6.9.5
SDIO 电气特性
6.9.6
模数转换器 (ADC)
6.9.7
LVCMOS 电气特性
6.9.8
USB2PHY 电气特性
6.10
一次性可编程 (OTP) 电子保险丝的 VPP 规格
6.10.1
VPP 规格
6.10.2
硬件要求
6.10.3
编程序列
6.10.4
对硬件保修的影响
6.11
热阻特性
6.11.1
封装热特性
6.12
时序和开关特性
6.12.1
时序参数和信息
6.12.2
电源要求
6.12.2.1
电源压摆率要求
6.12.2.2
电源时序
6.12.2.2.1
无 IO 保持的上电时序
6.12.2.2.2
具有 IO 保持的上电时序
6.12.2.2.3
上电时序 - IO 保持唤醒
6.12.2.2.4
下电时序
6.12.3
系统时序
6.12.3.1
复位时序
复位时序条件
MCU_PORz 时序要求
145
RESETSTATz 开关特性
MCU_RESETz 时序要求
RESETSTATz 开关特性
EMUx 时序要求
150
BOOTMODE 时序要求
6.12.3.2
错误信号时序
错误信号时序条件
MCU_ERRORn 开关特性
6.12.3.2.1
155
6.12.3.3
时钟时序
时钟时序条件
时钟时序要求
6.12.3.3.1
159
时钟开关特性
6.12.3.3.2
161
6.12.4
时钟规格
6.12.4.1
输入时钟/振荡器
6.12.4.1.1
MCU_OSC0 和 OSC1 内部振荡器时钟源
6.12.4.1.1.1
HFOSC(MCU_OSC0 和 OSC1)晶体电路要求
6.12.4.1.1.2
HFOSC(MCU_OSC0 和 OSC1)开关特性 - 晶体模式
6.12.4.1.1.3
负载电容
6.12.4.1.1.4
并联电容
6.12.4.1.2
MCU_OSC0 和 OSC1 LVCMOS 数字时钟源
6.12.4.1.3
WKUP_LFOSC0 内部振荡器时钟源
6.12.4.1.3.1
LFOSC (WKUP_LFOSC0) 晶体电路要求
6.12.4.1.3.2
LFOSC (WKUP_LFOSC0) 开关特性 - 晶体模式
6.12.4.1.4
WKUP_LFOSC0 LVCMOS 数字时钟源
6.12.4.1.5
未使用 WKUP_LFOSC0
6.12.4.2
时钟和控制信号转换的建议系统预防措施
6.12.5
外设
6.12.5.1
ATL
ATL 时序条件
ATL_AWS[x] 时序要求
ATL_BWS[x] 时序要求
ATL_PCLK 时序要求
ATCLK[x] 开关特性
6.12.5.2
CPSW3G
6.12.5.2.1
CPSW3G MDIO 时序
CPSW3G MDIO 时序条件
CPSW3G MDIO 时序要求
CPSW3G MDIO 开关特性
188
6.12.5.2.2
CPSW3G RMII 时序
CPSW3G RMII 时序条件
CPSW3G RMII[x]_REFCLK 时序要求 - RMII 模式
192
CPSW3G RMII[x]_RXD[1:0]、RMII[x]_CRS_DV 和 RMII[x]_RXER 时序要求 - RMII 模式
194
CPSW3G RMII[x]_TXD[1:0] 和 RMII[x]_TXEN 开关特性 - RMII 模式
196
6.12.5.2.3
CPSW3G RGMII 时序
CPSW3G RGMII 时序条件
CPSW3G RGMII[x]_RCLK 时序要求 – RGMII 模式
CPSW3G RGMII[x]_RD[3:0] 和 RGMII[x]_RCTL 时序要求 - RGMII 模式
201
CPSW3G RGMII[x]_TCLK 开关特性 - RGMII 模式
CPSW3G RGMII[x]_TD[3:0] 和 RGMII[x]_TCTL 开关特性 - RGMII 模式
204
6.12.5.3
ECAP
ECAP 时序条件
ECAP 时序要求
208
ECAP 开关特性
210
6.12.5.4
仿真和调试
6.12.5.4.1
迹线
布线时序条件
布线开关特性
215
6.12.5.4.2
JTAG
JTAG 时序条件
JTAG 时序要求
JTAG 开关特性
220
6.12.5.5
EPWM
EPWM 时序条件
EPWM 时序要求
224
EPWM 开关特性
226
6.12.5.6
GPIO
GPIO 时序条件
GPIO 时序要求
GPIO 开关特性
6.12.5.7
HyperBus
HyperBus 时序条件
HyperBus 时序要求
HyperBus 166MHz 开关特性
HyperBus 100MHz 开关特性
6.12.5.8
I2C
6.12.5.9
MCAN
MCAN 时序条件
MCAN 开关特性
6.12.5.10
MCASP
MCASP 时序条件
MCASP 时序要求
243
MCASP 开关特性
245
6.12.5.11
MCSPI
MCSPI 时序条件
MCSPI 时序要求 — 控制器模式
249
MCSPI 开关特性 - 控制器模式
251
MCSPI 时序要求 - 外设模式
253
MCSPI 开关特性 - 外设模式
255
6.12.5.12
MLB
MLB 时序条件
MLBCLK 的 MLB 时序要求 - 3 引脚
接收数据的 MLB 时序要求 - 3 引脚
MLB 开关特性 - 3 引脚
MLBCLK 的 MLB 时序要求 - 6 引脚
接收数据的 MLB 时序要求 - 6 引脚
MLB 开关特性 - 6 引脚
6.12.5.13
MMCSD
6.12.5.13.1
MMC0 - eMMC/SDIO 接口
MMC 时序条件
MMC 时序要求 - 3.3V 旧 SDR 模式
268
MMC 开关特性 - 3.3V 旧 SDR 模式
270
MMC 时序要求 - 3.3V 高速 SDR 模式
272
MMC 开关特性 - 3.3V 高速 SDR 模式
274
MMC 时序要求 - 1.8V 旧 SDR,UHS-I SDR12 模式
276
MMC 开关特性 - 1.8V 旧 SDR,UHS-I SDR12 模式
278
MMC 时序要求 - 1.8V 高速 SDR,UHS-I SDR25 模式
280
MMC 开关特性 - 1.8V 高速 SDR,UHS-I SDR25 模式
282
MMC 开关特性 - UHS-I SDR50 模式
284
MMC 开关特性 - UHS-I DDR50 模式
286
MMC 开关特性 - HS200 模式
288
6.12.5.14
OSPI
OSPI 时序条件
6.12.5.14.1
OSPI0 PHY 模式
6.12.5.14.1.1
具有 PHY 数据训练的 OSPI0
用于 PHY 数据训练的 OSPI DLL 延迟映射
OSPI 时序要求 – PHY 数据训练
295
OSPI 开关特性 - PHY 数据训练
297
6.12.5.14.1.2
无数据训练的 OSPI0
6.12.5.14.1.2.1
OSPI0 PHY SDR 时序
PHY SDR 时序模式的 OSPI DLL 延迟映射
OSPI 时序要求 - PHY SDR 模式
302
OSPI 开关特性 – PHY SDR 模式
304
6.12.5.14.2
OSPI0 Tap 模式
6.12.5.14.2.1
OSPI0 Tap SDR 时序
OSPI 时序要求 – Tap SDR 模式
308
(OSPI 开关特性 – Tap SDR 模式)
310
6.12.5.14.2.2
OSPI0 Tap DDR 时序
OSPI 时序要求 – Tap DDR 模式
313
(OSPI 开关特性 – Tap DDR 模式)
315
6.12.5.15
计时器
计时器时序条件
计时器时序要求
计时器开关特性
320
6.12.5.16
UART
UART 时序条件
UART 时序要求
UART 开关特性
325
6.12.5.17
USB
7
详细说明
7.1
概述
7.2
功能方框图
7.3
处理器子系统
7.3.1
Arm Cortex-R5F 子系统
7.3.2
器件/电源管理器
8
应用、实施和布局
8.1
器件连接和布局基本准则
8.1.1
电源
8.1.2
外部振荡器
8.1.3
JTAG、仿真和跟踪
8.1.4
未使用的引脚
8.2
外设和接口的相关设计信息
8.2.1
OSPI/QSPI/SPI 电路板设计和布局指南
8.2.1.1
无环回、内部 PHY 环回和内部焊盘环回
8.2.1.2
外部电路板环回
8.2.1.3
DQS(仅适用于八路 SPI 器件)
8.2.2
USB VBUS 设计指南
8.2.3
系统电源监测设计指南
8.2.4
高速差分信号布线指南
8.2.5
散热解决方案指导
8.3
时钟布线指南
8.3.1
振荡器路由
9
器件和文档支持
9.1
器件命名规则
9.1.1
标准封装编号法
9.1.2
器件命名约定
9.2
工具与软件
9.3
文档支持
9.4
支持资源
9.5
商标
9.6
静电放电警告
9.7
术语表
10
修订历史记录
11
机械、封装和可订购信息
11.1
封装信息
封装选项
请参考 PDF 数据表获取器件具体的封装图。
机械数据 (封装 | 引脚)
ANJ|361
散热焊盘机械数据 (封装 | 引脚)
订购信息
zhcsxn5a_oa
表 5-35 MCAN1 信号说明
信号名称 [
1
]
引脚类型 [
2
]
说明 [
3
]
ANJ 引脚 [
4
]
MCAN1_RX
I
MCAN 接收数据
D5
、
K18
、
V7
MCAN1_TX
O
MCAN 发送数据
A4
、
L18
、
W7