ZHCSXN5A December 2024 – July 2025 AM2752-Q1 , AM2754-Q1
PRODUCTION DATA
MMC0 接口符合 JEDEC eMMC 电气标准 v5.1 (JESD84-B51),并且该接口支持以下 eMMC 应用:
表 6-7 展示了 MMC0 时序模式所需的 DLL 软件配置设置。
| 寄存器名称 | MMCSD0_SS_PHY_CTRL_x_REG | |||||||||
|---|---|---|---|---|---|---|---|---|---|---|
| x = 4 | x = 5 | x = 1 | ||||||||
| 位字段 | [31:24] | [20] | [15:12] | [8] | [4:0] | [17:16] | [10:8] | [2:0] | [1] | |
| 位字段名称 | STRBSEL | OTAPDLYENA | OTAPDLYSEL | ITAPDLYENA | ITAPDLYSEL | SELDLYTXCLK SELDLYRXCLK |
FRQSEL | CLKBUFSEL | ENDLL | |
| 模式 | 说明 | 选通 延迟 |
输出 延迟 启用 |
输出 延迟 值 |
输入 延迟 启用 |
输入 延迟 值 |
DLL 延迟链 选择 |
DLL 基准 频率 |
延迟 缓冲器 持续时间 |
启用 DLL |
| 旧 SDR | 8 位 PHY 工作 1.8V,25MHz | 0x0 | 0x1 | 0x1 | 0x1 | 0x10 | 0x3 | 不适用(1) | 0x7 | 0x0 |
| 高速 SDR | 8 位 PHY 工作 1.8V,50MHz | 0x0 | 0x1 | 0x1 | 0x1 | 0xA | 0x3 | 不适用(1) | 0x7 | 0x0 |
| 高速 DDR | 8 位 PHY 工作 1.8V,50MHz | 0x0 | 0x1 | 0x6 | 0x1 | 0x3 | 0x0 | 0x4 | 不适用(1) | 0x1 |
| HS200 | 8 位 PHY 工作 1.8V,200MHz | 0x0 | 0x1 | 0x8 | 0x1 | 调优(2) | 0x0 | 0x0 | 不适用(1) | 0x1 |
| HS400 | 8 位 PHY 工作 1.8V,200MHz | 0x77 | 0x1 | 0x5 | 0x1 | 调优(2) | 0x0 | 0x0 | 不适用(1) | 0x1 |
MMC0 接口符合 SD 主机控制器标准规范 4.10 和 SD 物理层规范 v3.01 以及 SDIO 规范 v3.00,并支持以下 SD 卡应用:
表 6-7 展示了 MMC0 时序模式所需的 DLL 软件配置设置。