ZHCU108B June 2015 – March 2025
DS8354 使用串行时钟 (SCLK) 来同步器件的数据输入与输出传输。CS 信号界定一次转换和串行传输帧。一个帧从 CS 信号的下降沿起始,至 CS 信号的上升沿结束。在帧的起点和终点之间,必须提供最少 N 个 SCLK 下降沿,才能确保读写操作有效。如 表 4-3 中所示,N 的数值取决于读取转换结果所采用的接口模式。当出现 N 个 SCLK 下降沿时,该帧内尝试的写操作即被认定有效,并在随后的 CS 上升沿更新内部用户可编程寄存器。该 CS 上升沿同时也标志着该帧的结束。若在提供 N 个 SCLK 下降沿之前将 CS 信号置为高电平,那么该帧内尝试的写操作将无效。
| 接口模式 | 使写操作有效的最小 SCLK 下降沿数量 N |
|---|---|
| 32-CLK,双 SDO 模式(默认) | 32 |
| 32-CLK,单 SDO 模式 | 48 |
| 16-CLK,双 SDO 模式 | 16 |
| 16-CLK,单 SDO 模式 | 32 |
F28069M Piccolo MCU 中的示例固件以 32-CLK 单 SDO 模式初始化 ADS8354。
有关串行接口模式和读写操作的详细信息,请参阅 ADxx54 数据表。