ZHCU108B June 2015 – March 2025
如节 4.1中所述,由于模拟信号链需要低电流,并且要实现高性能和极低噪声,因此必须同样选择 LDO。实际上,由于 TI LDO 具有 PSRR 高的特性,因此能够阻隔开关产生的交流噪声,不会对 ADC、输入缓冲器和放大器等对噪声敏感的器件产生任何影响。
5V 电源轨能为模拟缓冲器和放大器供电,并同时为 ADS8354 ADC 提供模拟电源电压。3.3V 能为 ADS8354 和比较器提供数字电源,从而确保在无需 I/O 电平移位器的情况下,用于连接主机处理器的接口电压为 3.3V。由于所选元件均为低功耗产品,因此为 3.3V 和 5V 电源轨选用的 LDO 的标称输出电流为100 mA。
3.3V 电源轨采用固定的 3.3V LDO TPS79933,5V 电源轨则采用 TPS71701。原理图如图 4-12 所示。5V 输出电压由反馈电阻器 R15 和 R16 设定,当 TPS71701 VREF = 0.8V 时,其计算公式为方程式 15。

图 4-12 信号链 5V 和 3.3V POL 的原理图