ZHCSYH1A June 2025 – December 2025 AFE10004-EP
PRODUCTION DATA
启动条件由复位事件触发,包括上电复位、RESET 引脚上的逻辑低电平、软件复位命令或 I2C 通用调用复位。启动时,所有 DAC 均处于 VSS 钳位模式(请参阅 节 6.3.1.3)、PA_ON 引脚均设为低电平、所有开关均处于关断状态、所有 DAC 的输入数据均设为 0x0000。
启动后,器件会自动启动 EEPROM 加载序列以配置用户存储器寄存器,包括钳位 DAC 的覆盖寄存器值 (CLAMPxOW[12:0])。在 EEPROM 加载序列完成之前,与器件的通信将被禁用。
在 EEPROM 加载序列完成之后,DAC 会退出 VSS 钳位模式。输出开关会继续被强制进入关闭状态,从而将 DAC0、OUT1、OUT2 和 DAC3 输出引脚设置为以下 CLAMP 覆盖寄存器设置的 CLAMP 电压:(CLAMP1:DAC0 和 OUT1、CLAMP2: OUT2 和 DAC3)之间的通信。
如果 EEPROM 已配置为自主运行(请参阅 节 6.4.1),器件将确认 VSS 电源是否已配置为宽范围运行(VSSRANGE 位)。如果是,器件会等待 VSS 电源电压达到有效工作范围。在满足有效电源电压范围后,器件会启动两次温度传感器转换。第二个温度测量值会被输入到 LUT,而 DAC[0:3] 输入数据寄存器会加载 LUT 和 ALU 生成的数据。
系统会实现一个可编程计时器 (TMRCNT[1:0]),以便为 DAC 输出放大器充电电容负载提供充足的时间。在此期间,DAC 输出放大器会被强制进入启动电流模式,其拉电流和灌电流能力均限制为 12mA。启动电流模式用于控制器件在为电容负载充电时的电源电流。计时器结束后,DAC 输出放大器将退出启动电流模式,并切换至由 DACILMT 位所选择的电流模式。然后,PA_ON 引脚会设置为高电平,开关的控制权会交还给用户。
图 6-15 序列流程图