ZHCSXK9A December   2024  – December 2024 BQ41Z90

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能:
  6. 引脚等效图
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息
    5. 6.5  电源电流
    6. 6.6  电源选择器
    7. 6.7  电流唤醒检测器
    8. 6.8  通用输入/输出
    9. 6.9  辅助 REGOUT LDO
    10. 6.10 LD 引脚
    11. 6.11 货架计时器
    12. 6.12 电芯均衡
    13. 6.13 基于比较器的检测 (SCOMP)
    14. 6.14 SCOMP 时序要求
    15. 6.15 SCD 比较器
    16. 6.16 高侧 NFET 驱动器(CHG 和 DSG 以及 PCHG 和 PDSG)
    17. 6.17 FUSE 引脚
    18. 6.18 闪存存储器
    19. 6.19 接口 I/O
    20. 6.20 I2C 接口时序
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 器件功能模式
        1. 7.3.1.1 模拟前端 (AFE)
        2. 7.3.1.2 电源管理
          1. 7.3.1.2.1 功耗模式块配置
          2. 7.3.1.2.2 电源控制
            1. 7.3.1.2.2.1 HIBERNATE 模式
            2. 7.3.1.2.2.2 SHUTDOWN 模式
            3. 7.3.1.2.2.3 SHELF 模式
            4. 7.3.1.2.2.4 唤醒功能
          3. 7.3.1.2.3 电源管理单元
            1. 7.3.1.2.3.1 PMU 概述
          4. 7.3.1.2.4 热关断
          5. 7.3.1.2.5 低压降稳压器 (LDO)
            1. 7.3.1.2.5.1 REG18
            2. 7.3.1.2.5.2 REG135
            3. 7.3.1.2.5.3 REGIO
            4. 7.3.1.2.5.4 REGOUT
        3. 7.3.1.3 复位管理
          1. 7.3.1.3.1 RST_SD 引脚运行
          2. 7.3.1.3.2 AFE 看门狗
        4. 7.3.1.4 诊断功能
        5. 7.3.1.5 内部振荡器
          1. 7.3.1.5.1 低频振荡器 (LFO)
          2. 7.3.1.5.2 高频振荡器 (HFO)
          3. 7.3.1.5.3 低功耗振荡器 (LPO)
      2. 7.3.2 温度测量
        1. 7.3.2.1 外部温度测量支持
        2. 7.3.2.2 内部温度传感器
      3. 7.3.3 随机电芯连接支持
        1. 7.3.3.1 电芯与互连的 VC 引脚使用
        2. 7.3.3.2 未使用的引脚
      4. 7.3.4 电芯均衡支持
        1. 7.3.4.1 开路检测
      5. 7.3.5 保护和充电控制输出
        1. 7.3.5.1 高侧 NFET 驱动器
        2. 7.3.5.2 预充电和预放电模式
        3. 7.3.5.3 FET 配置
        4. 7.3.5.4 CFETOFF、DFETOFF 引脚功能
        5. 7.3.5.5 DDSG 和 DCHG 引脚运行
        6. 7.3.5.6 硬件故障检测(SCOMP 和 SCD)
        7. 7.3.5.7 FET UVLO 保护
        8. 7.3.5.8 保险丝驱动
      6. 7.3.6 负载检测功能
      7. 7.3.7 MCU 外设
        1. 7.3.7.1 通用和特殊功能 I/O
          1. 7.3.7.1.1 低压 RAx I/O
          2. 7.3.7.1.2 低压 RCx I/O
          3. 7.3.7.1.3 恒定电流阱 I/O
        2. 7.3.7.2 通信接口
          1. 7.3.7.2.1 I2C 接口
          2. 7.3.7.2.2 SMBus 接口
        3. 7.3.7.3 身份验证支持
          1. 7.3.7.3.1 ECC 身份验证
          2. 7.3.7.3.2 SHA-1 支持
          3. 7.3.7.3.3 SHA-2 支持
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
  10. 电源相关建议
  11. 10器件和文档支持
    1. 10.1 第三方产品免责声明
    2. 10.2 文档支持
      1. 10.2.1 相关文档
    3. 10.3 接收文档更新通知
    4. 10.4 支持资源
    5. 10.5 商标
    6. 10.6 静电放电警告
    7. 10.7 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • PVP|64
散热焊盘机械数据 (封装 | 引脚)
订购信息

通用输入/输出

所述典型值的条件是 TA = 25°C 且 VBAT = 59.2 V,最小值/最大值的条件是 TA = -40°C 至 85°C 且 VBAT = 5 V 至 80 V(除非另有说明)
参数 测试条件 最小值 典型值 最大值 单位
低压 GPIO(RA 和 RC 端口)
VIN 输入电压范围 RA0..3(SDA0、SCL0、SDA1、SCL1) -0.2 5.5 V
VIN 输入电压范围 RC0..8 -0.2 VREG3.3 V
VIH(2) 高电平输入电压 RA0..3(SDA0、SCL0、SDA1、SCL1) 0.7 x VREGIO V
VIH(2) 高电平输入电压 RC0..8 0.7 x VREGIO V
VIL(2) 低电平输入电压 RA0..3(SDA0、SCL0、SDA1、SCL1) 0.3 x VREGIO V
VIL(2) 低电平输入电压 RC0..8 0.3 x VREGIO V
VIOHYS(1) 输入迟滞 RA0..3、RC0..8 75 mV
VOH(2) 输出电压高电平 RC0..8:IOH = -450µA 0.7*VREGIO V
VOL 输出电压低电平 RA0..3(SDA0、SCL0、SDA1、SCL1):IOH = 3mA 0.35 V
VOL 输出电压低电平 RC0..8:IOH = 1mA 0.35 V
tPWMRISE PWM 输出上升时间 RC0、RC1:CL = 100pF,Qtot = 1nC,栅极驱动的 0% 至 90%,PWM_SYNC = 1 6 µs
tPWMFALL PWM 输出下降时间 RC0、RC1:CL = 100pF,Qtot = 1nC,栅极驱动的 100% 至 10%,PWM_SYNC = 1 6 µs
RBUSPD 内部弱下拉电阻 RA0...3,常开 3.2 4 4.8
RWKPD 内部下拉电阻 RA0...3(SDA0、SCL0、SDA1、SCL1) 35 40 50
RWKPD 内部下拉电阻 RC0...8 15 20 30
RWKPU 内部上拉电阻 RC0...8 180 100 120
CI(1) 输入电容 RA0...3(SDA0、SCL0、SDA1、SCL1) 1.8 pF
CI(1) 输入电容 RC0...8 1.5 pF
Ilkg(1) 输入漏电流 RA0...3,包括常开 RBUSPD 下拉电阻 0.5 2 µA
Ilkg(1) 输入漏电流 RC0...8 1 2 µA
具有 ADC 输入的 GPIO(RADC 端口)
VIN 输入电压范围 RADCx/TS:当用作 ADC 输入时,内部基准 (VREF1) -0.2 1 V
RADCx/TS:当用作 ADC 输入时,外部基准 (VREG18) -0.2 0.8 x VREG18 V
无弱上拉电阻的 RADCx/TS,其中 n = 0 至 8 -0.2 5.5 V
具有弱上拉电阻的 RADCx/TS,其中 n = 0 至 8 -0.2 VREGIO V
VIH(2) 高电平输入电压 RADCx/TS 0.7 x VREGIO V
VIL(2) 低电平输入电压 RADCx/TS0 0.3 x VREGIO V
VIOHYS(1) 输入迟滞 RADCx/TS 75 mV
VOH(2) 输出电压高电平 RADCx/TS:IOH = -1mA 0.7*VREGIO V
VOL(2) 输出电压低电平 RADCx/TS:IOL = 3mA 0.3 x VREGIO V
RWKPD 内部弱下拉电阻 RADC0...8 0.8 1 1.2
RWKPU 内部弱上拉电阻 RADC0...8 0.8 1 1.2
CI(1) 输入电容 RADC0...8 2 pF
Ilkg(1) 输入漏电流 RADC0...8 1 5 µA
具有电流阱的低压 GPIO(RL/LED 端口)
VIN 输入电压范围 无弱上拉电阻 -0.2 5.5 V
VIN(2) 输入电压范围 具有弱上拉电阻 -0.2 VREGIO V
VIH(2) 高电平输入电压 0.7*VREGIO V
VIL(2) 低电平输入电压 0.3 x VREGIO V
VIOHYS(1) 输入迟滞 75 mV
VOH(2) 输出电压高电平 IOH = -1mA 0.7*VREGIO V
IOL 灌电流 VOL = 1V 3.5 5 6.5 mA
RWKPD 内部弱下拉电阻 0.8 1 1.2
RWKPU 内部弱上拉电阻 0.8 1 1.2
CI(1) 输入电容 5 pF
Ilkg(1) 输入漏电流 1 2 µA
根据设计确定。未经生产测试。
VREGIO 可以是 1.8V 或 3.3V,具体取决于 OTP 配置。