ZHCSSI2D July 2023 – August 2025 TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
| 编号 | 参数(1) | 最小值 | 最大值 | 单位 | |
|---|---|---|---|---|---|
| 1 | tc(TXCLK) | 周期时间,TXCLK | 16.67 | ns | |
| 2 | tw(TXCLK) | TXCLK 低电平或 TXCLK 高电平的脉冲宽度 | (0.5tc(TXCLK)) – 1 | (0.5tc(TXCLK)) + 1 | ns |
| 3 | td(TXCLK–TXD) | 延迟时间、TXCLK 上升或下降至 TXD 有效的时间 | (0.25tc(TXCLK)) – 2 | (0.25tc(TXCLK)) + 2 | ns |
| 4 | td(TXCLK) | TX_DLYLINE_CTRL[TXCLK_DLY]=31 时的 TXCLK 延迟补偿 | 9.95 | 30 | ns |
| 5 | td(TXD0) | TX_DLYLINE_CTRL[TXD0_DLY]=31 时的 TXD0 延迟补偿 | 9.95 | 30 | ns |
| 6 | td(TXD1) | TX_DLYLINE_CTRL[TXD1_DLY]=31 时的 TXD1 延迟补偿 | 9.95 | 30 | ns |
| 7 | td(DELAY_ELEMENT) | 每个延迟线路元件的 TXCLK、TXD0 和 TXD1 增量延迟 | 0.3 | 1 | ns |