ZHCSSI2D July 2023 – August 2025 TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | ||
|---|---|---|---|---|---|---|---|
| 数字和模拟 IO | |||||||
| VOH | 高电平输出电压 | IOH = IOH MIN | VDDIO * 0.8 | V | |||
| IOH = -100μA | VDDIO – 0.2 | ||||||
| VOL | 低电平输出电压 | IOL = IOL 最大值 | 0.4 | V | |||
| IOL = 100µA | 0.2 | ||||||
| IOH | 所有输出引脚的高电平输出源电流 | -4 | mA | ||||
| IOL | 所有输出引脚的低电平输出灌电流 | 4 | mA | ||||
| ROH | 所有输出引脚的高电平输出阻抗 | 70 | Ω | ||||
| ROL | 所有输出引脚的低电平输出阻抗 | 70 | Ω | ||||
| VIH | 高电平输入电压 | 2.0 | V | ||||
| VIL | 低电平输入电压 | 0.8 | V | ||||
| VHYSTERESIS | 输入迟滞 | 125 | mV | ||||
| IPULLDOWN | 输入电流 | 带有下拉的引脚 | VDDIO = 3.3V VIN = VDDIO |
120 | µA | ||
| IPULLUP | 输入电流 | 启用上拉的数字输入(1) | VDDIO = 3.3V VIN = 0V |
160 | µA | ||
| ILEAK | 引脚漏电流 | 数字输入 | 上拉和输出被禁用 0V ≤ VIN ≤ VDDIO |
0.1 | µA | ||
| 模拟引脚(ADCINB3/VDAC 除外) | 模拟驱动器禁用 0V ≤ VIN ≤ VDDA |
0.1 | |||||
| ADCINB3/VDAC | 2 | 11 | |||||
| CI | 输入电容 | 数字输入 | 2 | pF | |||
| 模拟引脚(2) | |||||||
| VREG、POR 和 BOR | |||||||
| VREG、POR、BOR(3) | |||||||