ZHCSSI2D July 2023 – August 2025 TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
此处所述的 ADC 模块是一个逐次逼近 (SAR) 型 ADC,具有可选的 12 位或 16 位分辨率。本节将转换器的模拟电路称为“内核”,包括通道选择多路复用器、采样保持 (S/H) 电路、逐次逼近电路、电压基准电路和其他模拟支持电路。转换器的数字电路被称为“包装器”,包括用于可编程转换的逻辑、结果寄存器、模拟电路接口、外设总线接口、后处理电路以及其他片上模块接口。
每个 ADC 模块都包含一个采样保持 (S/H) 电路。ADC 模块被设计成在同一个芯片上重复多次,从而实现多个 ADC 的同步采样或独立运行。ADC 包装器基于转换启动 (SOC)(参阅《TMS320F28P65x 实时微控制器技术参考手册》中“模数转换器 (ADC)”一章“SOC 工作原理”一节)。
每个 ADC 具有以下特性:
ADC 内核和 ADC 包装器的方框图如图 6-49 所示。
图 6-49 ADC 模块方框图