ZHCSSI2D July 2023 – August 2025 TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 |
|---|---|---|---|---|---|
| CMPSS DAC 输出范围 | 内部基准 | 0 | VDDA | V | |
| 外部基准 | 0 | VDAC(4) | |||
| 静态失调电压误差(1) | -25 | 25 | mV | ||
| 静态增益误差(1) | -2 | 2 | FSR 百分比 | ||
| 静态 DNL | 已更正端点 | >-1 | 4 | LSB | |
| 静态 INL | 已更正端点 | -16 | 16 | LSB | |
| 稳定时间 | 满量程输出变化后稳定到 1LSB | 1 | µs | ||
| 分辨率 | 12 | 位 | |||
| CMPSS DAC 输出干扰(2) | 由同一 CMPSS 模块内的比较器跳闸或 CMPSS DAC 代码更改引起的误差 | -100 | 100 | LSB | |
| CMPSS DAC 干扰时间(2) | 200 | ns | |||
| VDAC 基准电压 | 当 VDAC 为基准时 | 2.4 | 2.5 或 3.0 | VDDA | V |
| VDAC 负载(3) | 当 VDAC 为基准时 | 6 | 8 | 10 | kΩ |