ZHCSSI2D July 2023 – August 2025 TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
强烈建议将所有 3.3V 电源轨连接在一起并由单个电源供电。该列表包括:
此外,连接所有电源引脚以避免任何未连接的情况。
在外部 VREG 模式下,VDD 引脚应连接在一起并由单个电源供电。
在内部 VREG 模式下,将 VDD 引脚连接在一起是可选操作,只要每个 VDD 引脚上都有一个电容器连接至引脚即可。如需了解 VDD 去耦配置的更多详细信息,可参阅“VDD 去耦”一节。
器件上的模拟模块具有相当高的 PSRR;因此,在大多数情况下,VDDA 上的噪声必须超过电源轨的建议运行条件之后,模拟模块才会出现性能下降。因此,单独为 VDDA 供电带来的好处通常微乎其微。然而,为了改善噪声,一种可接受的做法是在 VDDIO 和 VDDA 之间放置一个 π 型滤波器。