ZHCSYA5 May 2025 ADS117L14 , ADS117L18
PRODUCTION DATA
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
| 时钟 | ||||||
| tC(CLK) | ADC 时钟周期(可编程)(1) | 1、2、3、4 或 8 / fCLKIN 或 / fOSC | ||||
| 帧同步(数据端口) | ||||||
| tc(FSYNC) | FSYNC 周期 | 1 / fDATA | ns | |||
| tw(FSYNCH) | 脉冲持续时间,FSYNC 高电平 | 0.5 / fDATA | ns | |||
| tw(FSYNCL) | 脉冲持续时间,FSYNC 低电平 | 0.5 / fDATA | ns | |||
| tp(FSDC) | 传播延迟时间,FSYNC 上升沿至 DCLK 下降沿 | -1 | 1 | ns | ||
| tc(DCLK) | DCLK 周期(可编程)(1) | 1、2、4 或 8 / fCLKIN 或 / fOSC | ||||
| tw(DCLKH) | 脉冲持续时间,DCLK 低电平 | 0.5 ∙ tC(DCLK) | ns | |||
| tw(DCLKL) | 脉冲持续时间,DCLK 高电平 | 0.5 ∙ tC(DCLK) | ns | |||
| th(DCDO) | 保持时间,DCLK 上升沿至上一个 DOUT 无效 | -2 | ns | |||
| tp(DCDO) | 传播延迟时间,DCLK 下降沿至新 DOUT 有效 | 7 | ns | |||
| SPI(配置端口) | ||||||
| tp(CSDO) | 传播延迟时间,CS 下降沿至 SDO 驱动状态 | 16 | ns | |||
| tp(CSDOZ) | 传播延迟时间,CS 上升沿至 SDO 三态 | 16 | ns | |||
| tp(SCDO) | 传播延迟时间,SCLK 上升沿至有效 SDO | 20 | ns | |||
| START 引脚 | ||||||
| tp(STFS1) | 传播延迟时间,START 下降沿至 FSYNC 信号停止(启动/停止模式) | 11 | tCLK | |||
| tp(STDC) | 传播延迟时间,START 下降沿至 DCLK 信号停止(启动/停止模式) | 7 | tCLK | |||
| tp(STFS2) | 传播延迟时间,START 上升沿至 FSYNC 上升沿(第一次转换就绪) | 请参阅数字滤波器部分 | ||||
| RESET 引脚 | ||||||
| tp(RSFS) | 传播延迟时间,RESET 上升沿至 FSYNC 下降沿(ADC 就绪) | 104 | tCLK | |||