ZHCSYA5 May   2025 ADS117L14 , ADS117L18

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 开关特性
    8. 5.8 时序图
    9. 5.9 典型特性
  7. 参数测量信息
    1. 6.1  失调电压误差测量
    2. 6.2  温漂测量
    3. 6.3  增益误差测量
    4. 6.4  增益漂移测量
    5. 6.5  NMRR 测量
    6. 6.6  CMRR 测量
    7. 6.7  PSRR 测量
    8. 6.8  SNR 测量
    9. 6.9  INL 误差测量
    10. 6.10 THD 测量
    11. 6.11 IMD 测量
    12. 6.12 SFDR 测量
    13. 6.13 噪声性能
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 模拟输入(AINP、AINN)
        1. 7.3.1.1 输入范围
      2. 7.3.2 基准电压(REFP、REFN)
        1. 7.3.2.1 基准电压范围
      3. 7.3.3 时钟运行
        1. 7.3.3.1 时钟分频器
        2. 7.3.3.2 内部振荡器
        3. 7.3.3.3 外部时钟
      4. 7.3.4 上电复位 (POR)
      5. 7.3.5 VCM 输出电压
      6. 7.3.6 GPIO
      7. 7.3.7 调制器
      8. 7.3.8 数字滤波器
        1. 7.3.8.1 宽带滤波器
        2. 7.3.8.2 低延迟滤波器 (Sinc)
          1. 7.3.8.2.1 Sinc4 滤波器
          2. 7.3.8.2.2 Sinc4 + Sinc1 级联滤波器
          3. 7.3.8.2.3 Sinc3 滤波器
          4. 7.3.8.2.4 Sinc3 + Sinc1 滤波器
    4. 7.4 器件功能模式
      1. 7.4.1 复位
        1. 7.4.1.1 RESET 引脚
        2. 7.4.1.2 通过 SPI 寄存器进行复位
        3. 7.4.1.3 通过 SPI 输入模式进行复位
      2. 7.4.2 空闲和待机模式
      3. 7.4.3 断电
      4. 7.4.4 速度模式
      5. 7.4.5 同步
        1. 7.4.5.1 同步控制模式
        2. 7.4.5.2 启动/停止控制模式
      6. 7.4.6 转换开始延迟时间
      7. 7.4.7 校准
        1. 7.4.7.1 偏移校准寄存器
        2. 7.4.7.2 增益校准寄存器
        3. 7.4.7.3 校准过程
      8. 7.4.8 诊断
        1. 7.4.8.1 ERROR 引脚和 ERR_FLAG 位
        2. 7.4.8.2 SPI CRC
        3. 7.4.8.3 寄存器映射 CRC
        4. 7.4.8.4 ADC 误差
        5. 7.4.8.5 SPI 地址范围
        6. 7.4.8.6 SCLK 计数器
        7. 7.4.8.7 时钟计数器
        8. 7.4.8.8 帧同步 CRC
        9. 7.4.8.9 自检
      9. 7.4.9 帧同步数据端口
        1. 7.4.9.1  数据包
        2. 7.4.9.2  数据格式
        3. 7.4.9.3  STATUS_DP 标头字节
        4. 7.4.9.4  FSYNC 引脚
        5. 7.4.9.5  DCLK 引脚
        6. 7.4.9.6  DOUTx 引脚
        7. 7.4.9.7  DINx 引脚
        8. 7.4.9.8  时分多路复用
        9. 7.4.9.9  菊花链
        10. 7.4.9.10 DOUTx 时序
    5. 7.5 编程
      1. 7.5.1 硬件编程
      2. 7.5.2 SPI 编程
        1. 7.5.2.1 片选 (CS)
        2. 7.5.2.2 串行时钟 (SCLK)
        3. 7.5.2.3 串行数据输入 (SDI)
        4. 7.5.2.4 串行数据输出 (SDO)
      3. 7.5.3 SPI 帧
      4. 7.5.4 命令
        1. 7.5.4.1 写入寄存器命令
        2. 7.5.4.2 读取寄存器命令
      5. 7.5.5 SPI 菊花链
  9. 寄存器映射
  10. 应用和实施
    1. 9.1 应用信息
      1. 9.1.1 输入驱动器
      2. 9.1.2 抗混叠滤波器
      3. 9.1.3 基准电压
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
      1. 9.3.1 AVDD1 和 AVSS
      2. 9.3.2 AVDD2
      3. 9.3.3 IOVDD
      4. 9.3.4 CAPA 和 CAPD
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

ADS117L14 ADS117L18 ADS117L14 RSH 封装,56 引脚 VQFN(顶视图)图 4-1 ADS117L14 RSH 封装,56 引脚 VQFN(顶视图)
ADS117L14 ADS117L18 ADS117L18 RSH 封装,56 引脚 VQFN(顶视图)图 4-2 ADS117L18 RSH 封装,56 引脚 VQFN(顶视图)
表 4-1 引脚功能
名称ADS117L14 引脚ADS117L18 引脚类型(1)说明
AINN04444I通道 0 负模拟输入。有关详细信息,请参阅模拟输入 部分。
AINN14242I通道 1 负模拟输入。有关详细信息,请参阅模拟输入 部分。
AINN24040I通道 2 负模拟输入。有关详细信息,请参阅模拟输入 部分。
AINN33838I通道 3 负模拟输入。有关详细信息,请参阅模拟输入 部分。
AINN4–-36I通道 4 负模拟输入。有关详细信息,请参阅模拟输入 部分。
AINN5–-34I通道 5 负模拟输入。有关详细信息,请参阅模拟输入 部分。
AINN6–-32I通道 6 负模拟输入。有关详细信息,请参阅模拟输入 部分。
AINN7–-30I通道 7 负模拟输入。有关详细信息,请参阅模拟输入 部分。
AINP04343I通道 0 正模拟输入。有关详细信息,请参阅模拟输入 部分。
AINP14141I通道 1 正模拟输入。有关详细信息,请参阅模拟输入 部分。
AINP23939I通道 2 正模拟输入。有关详细信息,请参阅模拟输入 部分。
AINP33737I通道 3 正模拟输入。有关详细信息,请参阅模拟输入 部分。
AINP4–-35I通道 4 正模拟输入。有关详细信息,请参阅模拟输入 部分。
AINP5–-33I通道 5 正模拟输入。有关详细信息,请参阅模拟输入 部分。
AINP6–-31I通道 6 正模拟输入。有关详细信息,请参阅模拟输入 部分。
AINP7–-29I通道 7 正模拟输入。有关详细信息,请参阅模拟输入 部分。
AVDD123,2423,24P正模拟电源 1。有关详细信息,请参阅电源相关建议部分。
AVDD22525P正模拟电源 2。有关详细信息,请参阅电源相关建议部分。
AVSS22、28、29、30、31、32、33、34、35、36、45、5122、28、45、51P负模拟电源。有关详细信息,请参阅电源相关建议部分。
CAPA26,2726,27P模拟稳压器输出旁路。有关详细信息,请参阅CAPA 和 CAPD部分。
CAPD2020P数字稳压器输出旁路。有关详细信息,请参阅CAPA 和 CAPD部分。
CLKIN1616I时钟输入。有关详细信息,请参阅时钟运行部分。
CS/SPEED5555ISPI 模式:低电平有效芯片选择。有关详细信息,请参阅SPI 编程部分。
硬件模式(三态输入):速度范围选择。
有关详细信息,请参阅硬件编程 部分。
DCLK1414O帧同步位时钟输出。有关详细信息,请参阅帧同步数据端口部分。
DGND17,2117,21GND数字地。
DIN0/GPIO713–-I/O菊花链数据输入 0。有关详细信息,请参阅帧同步数据端口部分。
通用输入/输出 7。有关详细信息,请参阅GPIO部分。
DIN1/GPIO612–-I/O菊花链数据输入 1。有关详细信息,请参阅帧同步数据端口 部分。
通用输入/输出 6。有关详细信息,请参阅GPIO部分。
DOUT066O数据输出 0。有关详细信息,请参阅帧同步数据端口部分。
DOUT177O数据输出 1。有关详细信息,请参阅帧同步数据端口部分。
DOUT2/GPIO288I/O数据输出 2。有关详细信息,请参阅帧同步数据端口 部分。
通用输入/输出 2。有关详细信息,请参阅GPIO部分。
DOUT3/GPIO399I/O数据输出 3。有关详细信息,请参阅帧同步数据端口 部分。
通用输入/输出 3。有关详细信息,请参阅GPIO部分。
DOUT4/DIN3/GPIO4–-10I/O数据输出 4 和菊花链数据输入 3。有关详细信息,请参阅帧同步数据端口 部分。
通用输入/输出 4。有关详细信息,请参阅GPIO部分。
DOUT5/DIN2/GPIO5–-11I/O数据输出 5 和菊花链数据输入 2。有关详细信息,请参阅帧同步数据端口 部分。
通用输入/输出 5。有关详细信息,请参阅GPIO部分。
DOUT6/DIN1/GPIO6–-12I/O数据输出 6 和菊花链数据输入 1。有关详细信息,请参阅帧同步数据端口 部分。
通用输入/输出 6。有关详细信息,请参阅GPIO部分。
DOUT7/DIN0/GPIO7–-13I/O数据输出 7 和菊花链数据输入 0。有关详细信息,请参阅帧同步数据端口部分。
通用输入/输出 7。有关详细信息,请参阅GPIO部分。
ERROR55O开漏输出错误信号。有关详细信息,请参阅ERROR 引脚和 ERR_FLAG 位部分。
FSYNC1515O帧同步字时钟输出。有关详细信息,请参阅帧同步数据端口部分。
GPIO0/TDM33I/O通用输入/输出 0。有关详细信息,请参阅GPIO部分。
硬件模式(三态输入):TDM 比率选择。
有关详细信息,请参阅硬件编程 部分。
GPIO1/HDR44I/O通用输入/输出 1。有关详细信息,请参阅GPIO部分。
硬件模式(三态输入):数据标头选择。
有关详细信息,请参阅硬件编程 部分。
GPIO410–-I/O通用输入/输出 4。有关详细信息,请参阅GPIO部分。
GPIO511–-I/O通用输入/输出 5。有关详细信息,请参阅GPIO部分。
IOVDD18,1918,19P数字 I/O 电源电压。有关详细信息,请参阅电源相关建议部分。
模式5454I三态输入。配置模式选择:
1 = SPI 编程模式
0 或悬空 = 硬件编程模式
REFN47,4847,48I负基准电压输入。有关详细信息,请参阅基准电压 部分。
REFP49、5049、50I正基准电压输入。有关详细信息,请参阅基准电压 部分。
RESET5252I复位输入,低电平有效。有关详细信息,请参阅RESET 引脚部分。
SCLK/FLTR5656ISPI 模式:串行时钟输入。有关详细信息,请参阅SPI 编程部分。
硬件模式(三态输入):滤波器模式选择。
有关详细信息,请参阅硬件编程 部分。
SDI/OSR011ISPI 模式:串行数据输入。有关详细信息,请参阅SPI 编程部分。
硬件模式(三态输入):滤波器 OSR0 选择。
有关详细信息,请参阅硬件编程 部分。
SDO/OSR122I/OSPI 模式:串行数据输出。有关详细信息,请参阅SPI 编程部分。
硬件模式(三态输入):滤波器 OSR1 选择。
有关详细信息,请参阅硬件编程 部分。
开始5353I转换控制。有关详细信息,请参阅同步部分。
VCM4646O共模电压输出。有关详细信息,请参阅VCM 输出电压部分。
散热焊盘散热 PowerPAD。将散热焊盘连接至 AVSS。
I = 输入,O = 输出,I/O = 双向输入/输出,P = 电源,G = 地。